将 1994 7
飞利浦 半导体 初步的 规格
bitstream 转换 模数转换器 为
数字的 音频的 系统
SAA7366
在 备用物品 这 下列的 occurs:
•
这 内部的 逻辑 时钟 是 无能
•
这 串行 接口 管脚 是 强迫 至 高 阻抗
•
这 ovld 输出 是 强迫 低
•
这 相似物 电路系统 是 无能
•
这 名义上的 外部 相似物 node 电压 是
maintained 用 一个 低-电源 电路. 这个 特性 确保
一个 快 恢复 从 备用物品 模式.
在 一个 低-至-高 转变 这 设备 reverts 后面的 至 它的
正常的 函数. 这个 处理 takes 大概 32
系统 时钟 循环. 在之前 sdo 是 使能 这 输出
数据 是 强迫 低. sdo 仍然是 低 直到 好的 数据 是
有 从 这 decimation 过滤.
这 标准 管脚 有 一个 施密特-触发 输入. 一个 简单的
电源-在 重置 函数 能 是 effected 使用 一个 外部
电容 至 v
SSD
和 电阻 至 v
DDD
.
限制的 值
在 一致 和 这 绝对 最大 比率 系统 (iec 134).
注释
1. V
SSD
和 v
SSA
管脚 必须 是 externally 连接 至 一个 一般 潜在的.
2. 相等的 至 discharging 一个 100 pf 电容 通过 一个 1.5 k
Ω
序列 电阻 和 一个 上升 时间 的 15 ns.
3. 相等的 至 discharging 一个 200 pf 电容 通过 一个 2.5
µ
h 序列 inductor.
处理
输入 和 输出 是 保护 相反 静电的 discharges 在 正常的 处理. 不管怎样, 至 是 totally safe, 它 是
desirable 至 引领 正常的 预防措施 适合的 至 处理 整体的 电路.
特性
V
DDD
= 3.4 至 5.5 v; v
DDA
= 4.5 至 5.5 v; t
amb
=
−
40 至 +85
°
c; f
s
= 18 至 53 khz; 除非 否则 specified.
标识 参数 情况 最小值 最大值 单位
V
DDA
相似物 供应 电压 便条 1
−
0.5 +6.5 V
V
I
直流 输入 电压
−
0.5 +6.5 V
I
IK
直流 输入 二极管 电流
−±
20 毫安
V
O
直流 输出 电压
−
0.5 V
DD
+ 0.5 V
I
O
直流 输出 源 或者 下沉 电流
−±
20 毫安
I
DDtot
总的 直流 供应 电流
−±
0.5 一个
I
SStot
总的 直流 供应 电流
−±
0.5 一个
T
amb
运行 包围的 温度
−
40 +85
°
C
T
stg
存储 温度
−
65 +150
°
C
V
es1
静电的 处理 便条 2
−
2000 +2000 V
V
es2
静电的 处理 便条 3
−
200 +200 V
标识 参数 情况 最小值 典型值 最大值 单位
供应
V
DDA
相似物 供应 电压 4.5 5.0 5.5 V
I
DDA
相似物 供应 电流 f
s
= 48 kHz
−
13
−
毫安
V
DDD
数字的 供应 电压 3.4 5.0 5.5 V
I
DDD
数字的 供应 电流 f
s
= 48 kHz
−
56
−
毫安
P
tot
总的 电源 消耗量 f
s
= 48 kHz
−
345
−
mW