sab 82532/saf 82532
介绍
半导体 组 8 07.96
• 支持 的 总线 配置 用 collision 发现 和 决议
• statistical multiplexing
• 持续的 传递 的 1 至 32 字节 可能
• 可编程序的 preamble (8 位) 和 可选择的
repetition 比率 (hdlc/sdlc 和 bisync)
• 数据 比率 向上 至 10 mbit/s
• 主控 时钟 模式 和 数据 比率 向上 至 4 mbit/s
协议 支持 (hdlc/sdlc)
• 各种各样的 类型 的 协议 支持 取决于 在 运行 模式
– 自动 模式 (自动 处理 的 s- 和 i-frames)
– 非-自动 模式
– transparent 模式
• 处理 的 位 朝向 功能
• 支持 的 lapb/lapd/sdlc/hdlc 协议 在 自动 模式
(i- 和 s-框架 处理)
• modulo-8 或者 modulo-128 运作
• 可编程序的 时间-输出 和 retry 情况
• 可编程序的 最大 小包装板盒 大小 checking
mp 接口 和 端口
• 64 字节 fifos 每 频道 和 方向 (字节 或者 文字 进入)
• 8/16 位 微处理器 总线 接口 (intel 或者 motorola 类型)
• 所有 寄存器 直接地 accessible (字节 和 文字 进入)
• 效率高的 转移 的 数据 blocks 从/至 系统 记忆 通过 dma 或者 中断 要求
• 支持 的 daisy chaining 和 从动装置 运作 和 中断 vector 一代
• 8-位 可编程序的 bi-directional 普遍的 端口
一般
• 先进的 cmos 技术
• 低 电源 消耗量: 起作用的 40 mw 在 2 mhz/备用物品 5 mw (典型 值)
• p-lcc-68 包装
• p-mqfp-80 包装