首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:596791
 
资料名称:SAF7118EH
 
文件大小: 950.38K
   
说明
 
介绍:
Multistandard video decoder with adaptive comb filter and component video input
 
 


: 点此下载
  浏览型号SAF7118EH的Datasheet PDF文件第4页
4
浏览型号SAF7118EH的Datasheet PDF文件第5页
5
浏览型号SAF7118EH的Datasheet PDF文件第6页
6
浏览型号SAF7118EH的Datasheet PDF文件第7页
7

8
浏览型号SAF7118EH的Datasheet PDF文件第9页
9
浏览型号SAF7118EH的Datasheet PDF文件第10页
10
浏览型号SAF7118EH的Datasheet PDF文件第11页
11
浏览型号SAF7118EH的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2004 Jul 22 8
飞利浦 半导体 产品 speci
cation
multistandard video 解码器 和 adaptive
comb
lter 和 组件 video 输入
SAF7118
DNC13 39 N1 NC 做 不 连接, 保留 为 future extensions 和 为 测试
DNC14 40 N2 i/pu 做 不 连接, 保留 为 future extensions 和 为 测试
DNC18 41 P2 i/o 做 不 连接, 保留 为 future extensions 和 为 测试
DNC15 42 N3 i/pd 做 不 连接, 保留 为 future extensions 和 为 测试
EXMCLR 43 P3 i/pd 外部 模式 clear (和 内部的 拉-向下)
CE 44 N4 i/pu 碎片 使能 或者 重置 输入 (和 内部的 拉-向上)
V
DDD1
45 M4 P 数字的 供应 电压 1 (附带的 cells)
LLC 46 P4 O 线条-锁 系统 时钟 输出 (27 mhz 名义上的)
V
SSD1
47 L4 P 数字的 地面 1 (附带的 cells)
LLC2 48 N5 O 线条-锁
1
2
时钟 输出 (13.5 mhz 名义上的)
RES 49 P5 O 重置 输出 (起作用的 低)
V
DDD2
50 M5 P 数字的 供应 电压 2 (核心)
V
SSD2
51 L5 P 数字的 地面 2 (核心; 基质 连接)
CLKEXT 52 N6 I 外部 时钟 输入 将 为 相似物-至-数字的 转换 的 vsb
信号 (36 mhz)
ADP8 53 P6 O msb 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP7 54 M6 O MSB
1 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP6 55 L6 O MSB
2 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP5 56 N7 O MSB
3 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP4 57 P7 O MSB
4 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP3 58 L7 O MSB
5 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
V
DDD3
59 M8 P 数字的 供应 电压 3 (附带的 cells)
ADP2 60 M7 O MSB
6 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP1 61 P8 O MSB
7 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
ADP0 62 N8 O lsb 的 直接 相似物-至-数字的 转变 输出 数据 (vsb)
V
SSD3
63 L8 P 数字的 地面 3 (附带的 cells)
int_一个 64 P9 o/od I
2
c-总线 中断
ag (低 如果 任何 使能 状态 位 有 changed)
V
DDD4
65 M9 P 数字的 供应 电压 4 (核心)
SCL 66 N9 I 串行 时钟 输入 (i
2
c-总线)
V
SSD4
67 L9 P 数字的 地面 4 (核心)
SDA 68 P10 i/o/od 串行 数据 输入/输出 (i
2
c-总线)
RTS0 69 M10 O real-时间 状态 或者 同步 信息, 控制 用 subaddresses
11H 12H
RTS1 70 N10 O real-时间 状态 或者 同步 信息, 控制 用 subaddresses
11H 12H
RTCO 71 L10 o/st/pd real-时间 控制 输出; 包含 信息 关于 真实的 系统 时钟
频率,
eld 比率, odd/甚至 sequence, 解码器 状态, subcarrier
频率 阶段 PAL sequence (看 文档
“RTC 函数的
Description”
, 有 在 要求); 这 rtco 管脚 是 使能 通过 i
2
c-总线
rtce; 看 注释 5, 6 和 表格 36
AMCLK 72 P11 O 音频的 主控 时钟 输出, 向上 至 50% 的 结晶 时钟
标识
管脚
类型
(1)
描述
QFP160 HBGA156
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com