首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:599915
 
资料名称:SC80C451CCA68
 
文件大小: 162.74K
   
说明
 
介绍:
80C51 8-bit microcontroller family 4K/128 OTP/ROM/ROMless, expanded I/O
 
 


: 点此下载
  浏览型号SC80C451CCA68的Datasheet PDF文件第2页
2
浏览型号SC80C451CCA68的Datasheet PDF文件第3页
3
浏览型号SC80C451CCA68的Datasheet PDF文件第4页
4
浏览型号SC80C451CCA68的Datasheet PDF文件第5页
5

6
浏览型号SC80C451CCA68的Datasheet PDF文件第7页
7
浏览型号SC80C451CCA68的Datasheet PDF文件第8页
8
浏览型号SC80C451CCA68的Datasheet PDF文件第9页
9
浏览型号SC80C451CCA68的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
80c451/83c451/87c451
80c51 8-位 微控制器 家族
4k/128 otp/只读存储器/romless, expanded i/o
1998 将 01
6
i/o 端口 结构
这 8xc451 有 一个 总的 的 七 并行的 i/o 端口. 这 第一 四
端口, p0 通过 p3, 是 完全同样的 在 函数 至 那些 呈现 在
这 80c51 家族. 这 增加 端口 4 和 5 是 完全同样的 在 函数
至 端口 1; 那 是, 它们 是 标准 quasi-双向的 端口 和 非
alternate 功能 和 这 标准 输出 驱动 特性.
端口 6 是 一个 specialized 8-位 双向的 i/o 端口 和 内部的
pullups.
端口 4 和 5
端口 4 和 5 是 双向的 i/o 端口 和 内部的 拉-ups. 端口 4
是 一个 8-位 端口. 端口 4 和 端口 5 管脚 和 ones 写 至 它们, 是
牵引的 高 用 这 内部的 拉-ups, 和 在 那 状态 能 是 使用 作
输入. 端口 4 和 5 是 addressed 在 这 特定的 函数 寄存器
地址 显示 在 表格 1.
端口 6
端口 6 是 一个 特定的 8-位 双向的 i/o 端口 和 内部的 拉-ups
(看 图示 1). 这个 特定的 端口 能 下沉/源 三 ls ttl
输入 和 驱动 cmos 输入 没有 外部 pullups. 这 flexibility
的 这个 端口 facilitates 高-速 并行的 数据 communications. 这个
端口 能 是 使用 作 一个 标准 i/o 端口, 或者 在 strobed 模式 的
运作 在 conjunction 和 四 特定的 控制 线条: ods
, ids,
aflag, 和 bflag. 端口 6 运行 模式 是 控制 用 这
端口 6 控制 状态 寄存器 (csr). 端口 6 和 这 csr 是
addressed 在 这 特定的 函数 寄存器 地址 显示 在 表格
1. 这 下列的 四 控制 管脚 是 使用 在 conjunction 和 端口 6:
ODS
– 输出 数据 strobe (起作用的 低) 为 端口 6. ods 能 是
编写程序 至 控制 这 端口 6 输出 驱动器 和 这 输出
缓存区 全部 标记 (obf), 或者 至 clear 仅有的 这 obf 标记 位 在 这 csr
(输出-总是 模式). ods
是 起作用的 低 为 输出 驱动器 控制.
这 obf 标记 能 是 编写程序 至 是 cleared 在 这 负的 或者
积极的 边缘 的 ods
.
IDS
– 输入 数据 strobe (起作用的 低) 为 端口 6. ids是 使用 至
控制 这 端口 6 输入 获得 和 输入 缓存区 全部 标记 (ibf) 位 在 这
csr. 这 输入 数据 获得 能 是 编写程序 至 是 transparent
当 ids
是 低 和 latched 在 这 积极的 转变 的 ids, 或者 至
获得 仅有的 在 这 积极的 转变 的 ids
. correspondingly, 这 ibf
标记 是 设置 在 这 负的 或者 积极的 转变 的 ids
.
BFLAG
– bflag 是 一个 双向的 i/o 管脚 这个 能 是
编写程序 至 是 一个 输出, 设置 高 或者 低 下面 程序 控制,
或者 至 输出 这 状态 的 这 输入 缓存区 全部 标记. bflag 能 也 是
编写程序 至 输入 一个 使能 信号 为 端口 6. 当 bflag 是
使用 作 一个 使能 输入, 端口 6 输出 驱动器 是 在 这
高-阻抗 状态, 和 这 输入 获得 做 不 respond 至 这
IDS
strobe 当 bflag 是 高. 两个都 特性 是 使能 当
bflag 是 低. 这个 特性 facilitates 这 使用 的 这 sc8xc451 在
bused multiprocessor 系统.
AFLAG
– aflag 是 一个 双向的 i/o 管脚 这个 能 是
编写程序 至 是 一个 输出 设置 高 或者 低 下面 程序 控制,
或者 至 输出 这 状态 的 这 输出 缓存区 全部 标记. aflag 能 也
是 编写程序 至 是 一个 输入 这个 选择 whether 这 内容 的
这 输出 缓存区, 或者 这 内容 的 这 端口 6 控制 状态 寄存器
将 输出 在 端口 6. 这个 特性 grants 完全 端口 6 状态 至
外部 设备.
端口 6 能 是 使用 在 一个 号码 的 不同的 方法 至 facilitate 数据
交流. 它 能 是 使用 作 一个 处理器 总线 接口, 作 一个
标准 quasi-双向的 i/o 端口, 或者 作 一个 并行的 printer 端口
(也 polled 或者 中断 驱动).
处理器 总线 接口
端口 6 准许 这 使用 的 一个 8xc451 作 一个 元素 在 一个
微处理器 类型 总线. 这 host 处理器 可以 是 一个 一般
目的 mpu 或者 这 数据 总线 的 一个 微控制器 像 这 8xc451
它自己. 设置 向上 这 8xc451 作 一个 处理器 总线 接口 准许
单独的 或者 多样的 微控制器 至 是 使用 在 一个 总线 作 有伸缩性的
附带的 处理 elements. 产品 能 包含: 键盘
scanners, 串行 i/o 控制者, 伺服 控制者, 等
在 重置, 端口 6 是 编写程序 correctly (那 是, 特定的 函数
寄存器 csr 和 p6) 为 使用 作 一个 总线 接口. 这个 阻止 这
接口 从 disrupting 数据 在 这 总线 的 一个 host 处理器 在
电源-向上.
标准 quasi-双向的 i/o 端口
至 使用 端口 6 作 一个 一般 i/o 端口, 所有 的 这 控制 管脚 应当 是
系 至 地面. 在 硬件 重置, 位 2-7 的 这 csr 是 设置 至
一个. 和 这 控制 管脚 grounded, 这 端口’s 运作 和
电的 特性 将 是 完全同样的 至 端口 1 在 这 80c51. 非
更远 软件 initialization 是 必需的.
并行的 printer 端口
这 8xc451 有 这 capacity 至 准许 所有 的 这 intelligent 特性
的 一个 一般 printer 至 是 处理 用 一个 单独的 碎片. 这 特性 的
端口 6 准许 一个 并行的 端口 至 是 设计 和 仅有的 线条 驱动 和
接到 碎片 必需的 作 额外的 硬件. 这 onboard uart
准许 rs232 接合 和 仅有的 水平的 shifting 碎片 增加. 这
8-位 并行的 端口 0 至 6 是 ample 至 驱动 onboard 控制
功能, 甚至 当 端口 是 使用 为 外部 记忆 进入,
中断, 和 其它 功能. 这 内存 寻址 能力 的 端口
0 至 2 能 是 使用 至 地址 向上 至 64k 字节 的 一个 硬件
缓存区/spooler.
在 增加, 也 终止 的 一个 并行的 接口 能 是 执行
使用 端口 6, 和 这 接口 能 是 中断 驱动 或者 polled 在
也 情况. 为 更多 详细地 信息 在 端口 6 用法, 谈及 至
这 应用 注释 entitled “80c451 运作 的 端口 6” 和
“256k centronics printer 缓存区 使用 这 sc87c451
微控制器.”
控制 状态 寄存器
这 控制 状态 寄存器 (csr) establishes 这 模式 的 运作
为 端口 6 和 indicates 这 电流 状态 的 端口 6 i/o 寄存器. 所有
控制 状态 寄存器 位 能 是 读 和 写 用 这 cpu,
除了 位 0 和 1, 这个 是 读 仅有的. 重置 写 ones 至 位 2
通过 7, 和 写 zeros 至 位 0 和 1 (看 表格 3).
csr.0 输入 缓存区 全部 标记 (ibf) (读 仅有的) –
这 ibf 位 是
设置 至 一个 逻辑 1 当 端口 6 数据 是 承载 在 这 输入 缓存区 下面
控制 的 ids
. 这个 能 出现 在 这 负的 或者 积极的 边缘 的
IDS
, 作 决定 用 csr.2 ibf 是 cleared 当 这 cpu 读
这 输入 缓存区 寄存器.
csr.1 输出 缓存区 全部 标记 (obf) (读 仅有的) –
这 obf 标记
是 设置 至 一个 逻辑 1 当 这 cpu 写 至 这 端口 6 输出 数据
缓存区. obf 是 cleared 用 这 积极的 或者 负的 边缘 的 ods
, 作
决定 用 csr.3.
csr.2 ids 模式 选择 (idsm) –
当 csr.2 = 0, 一个 低-至-高
转变 在 这 ids
管脚 sets 这 ibf 标记. 这 端口 6 输入 缓存区 是
承载 在 这 ids
积极的 边缘. 当 csr.2 = 1, 一个 高-至-低
转变 在 这 ids
管脚 sets 这 ibf 标记. 端口 6 输入 缓存区 是
transparent 当 ids
是 低, 和 latched 当 ids是 高.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com