首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:600268
 
资料名称:SCC2691AC1A28
 
文件大小: 168.41K
   
说明
 
介绍:
Universal asynchronous receiver/transmitter UART
 
 


: 点此下载
  浏览型号SCC2691AC1A28的Datasheet PDF文件第5页
5
浏览型号SCC2691AC1A28的Datasheet PDF文件第6页
6
浏览型号SCC2691AC1A28的Datasheet PDF文件第7页
7
浏览型号SCC2691AC1A28的Datasheet PDF文件第8页
8

9
浏览型号SCC2691AC1A28的Datasheet PDF文件第10页
10
浏览型号SCC2691AC1A28的Datasheet PDF文件第11页
11
浏览型号SCC2691AC1A28的Datasheet PDF文件第12页
12
浏览型号SCC2691AC1A28的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体 产品 规格
SCC2691普遍的 异步的 接受者/传输者 (uart)
1998 sep 04
9
在 增加 至 这 正常的 传输者 和 接受者 运作
描述 在之上, 这 uart 包含 一个 特定的 模式 这个
提供 自动 wake-向上 的 这 接受者 通过 地址 框架
recognition 为 multi-处理器 communications. 这个 模式 是
选择 用 程序编制 位 mr1[4:3] 至 ‘11’.
在 这个 模式 的 运作, 一个 ‘master’ station transmits 一个 地址
character followed 用 数据 characters 为 这 addressed ‘slave’
station. 这 从动装置 stations, 谁的 接受者 是 正常情况下 无能,
examine 这 received 数据 stream 和 ‘wake-向上’ 这 cpu [by
设置 rxrdy) 仅有的 在之上 receipt 的 一个 地址 character. 这 cpu
比较 这 received 地址 至 它的 station 地址 和 使能
这 接受者 如果 它 wishes 至 receive 这 subsequent 数据 characters.
在之上 receipt 的 另一 地址 character, 这 cpu 将 使不能运转 这
接受者 至 initiate 这 处理 又一次.
一个 transmitted character 组成 的 一个 开始 位, 这 编写程序
号码 的 数据 位, 一个 地址/数据 (一个/d) 位, 和 这 编写程序
号码 的 停止 位. 这 极性 的 这 transmitted 一个/d 位 是
选择 用 这 cpu 用 程序编制 位 mr1[2]. mr1[2] = 0
transmits 一个 零 在 这 一个/d 位 位置 这个 identifies 这
相应的 数据 位 作 数据, 当 mr1[2] = 1 transmits 一个 一个 在
这 一个/d 位 位置 这个 identifies 这 相应的 数据 位 作
一个 地址. 这 cpu 应当 程序 这 模式 寄存器 较早的 至
加载 这 相应的 数据 位 在 这 thr.
当 在 这个 模式, 这 接受者 continuously looks 在 这 received
数据 stream, whether 它 是 使能 或者 无能. 如果 无能, 它 sets 这
rxrdy 状态 位 和 负载 这 character 在 这 rhr 先进先出 如果 这
received 一个/d 位 是 一个 一个, 但是 discards 这 received character 如果 这
received 一个/d 位 是 一个 零. 如果 使能, 所有 received characters 是
然后 transferred 至 这 cpu 通过 这 rhr. 在 也 情况, 这 数据
位 是 承载 在 这 数据 先进先出 当 这 一个/d 位 是 承载 在 这
状态 先进先出 位置 正常情况下 使用 为 parity 错误 (sr[5]). framing
错误, overrun 错误, 和 破裂 发现 运作 正常情况下 whether 或者
不 这 接受者 是 使能.
multi-目的 输入 管脚
这 mpi 管脚 能 是 编写程序 作 一个 输入 至 一个 的 一些
uart 电路. 这 函数 的 这 管脚 是 选择 用 程序编制
这 适合的 控制 寄存器 (mr2[4]), acr[6:4], csr [7:4, 3:0]}.
仅有的 一个 的 这 功能 将 是 选择 在 任何 给 时间. 如果 cts
或者 gpi 是 选择, 一个 改变 的 状态 探测器 提供 和 这 管脚
是 使活动. 一个 高-至-低 或者 低-至-高 转变 的 这 输入
lasting 变长 比 25–50
µ
s sets 这 mpi 改变-的-状态 位 在 这
中断 状态 寄存器. 这 位 是 cleared 通过 一个 command. 这
改变-的-状态 能 是 编写程序 至 发生 一个 中断 至 这
cpu 用 设置 这 相应的 位 在 这 中断 掩饰 寄存器.
这 输入 端口 脉冲波 发现 电路系统 使用 一个 38.4khz 抽样
时钟 获得 从 一个 的 这 波特 比率 发生器 taps. 这个
生产 一个 抽样 时期 的 slightly 更多 比 25
µ
s (假设 一个
3.6864mhz 振荡器 输入). 这 发现 电路系统, 在 顺序 至
保证 那 一个 真实 改变 在 水平的 有 occurred, 需要 二
successive 样本 在 这 新 逻辑 水平的 是 observed. 作 一个
consequence, 这 最小 持续时间 的 这 信号 改变 是 25
µ
s 如果
这 转变 occurs coincident 和 这 第一 样本 脉冲波. 这 50
µ
s
时间 谈及 至 这 情况 在哪里 这 改变 的 状态 是 just missed
和 这 第一 改变 的 状态 是 不 发现 直到 之后 一个 额外的
25
µ
s. 这 mpi 管脚 有 一个 小 拉-向上 设备 那 将 源 1 至
4
一个 的 电流 从 v
CC
. 这个 管脚 做 不 需要 拉-向上 设备
或者 v
CC
连接 如果 它 是 不 使用.
mult-目的 输出 管脚
这个 管脚 能 是 编写程序 至 提供 作 一个 要求-至-send 输出,
这 计数器/计时器 输出, 这 输出 为 这 1x 或者 16x 传输者 或者
接受者 clocks, 这 txrdy 输出 或者 这 rxrdy/ffull 输出 (看
acr[2:0] – mpo 输出 选择). 请 便条 那 这个 管脚 驱动
两个都 高 和 低. 不管怎样 当 它 是 编写程序 至 代表
中断 类型 功能 (此类 作 接受者 准备好, 传输者 准备好 或者
计数器/计时器 准备好) 它 将 是 切换 至 一个 打开 流
配置 在 这个 情况 一个 外部 拉-向上 设备 将 是
必需的.
寄存器
这 运作 的 这 uart 是 编写程序 用 writing 控制 words
在 这 适合的 寄存器. 运算的 反馈 是 提供 通过
状态 寄存器 这个 能 是 读 用 这 cpu. 寻址 的 这
寄存器 是 作 描述 在 表格 1.
这 内容 的 确实 控制 寄存器 是 initialized 至 零 在
重置 (看 重置 管脚 描述). 小心 应当 是 exercised 如果 这
内容 的 一个 寄存器 是 changed 在 运作, 自从 确实
改变 将 导致 运算的 问题. 为 例子, changing
这 号码 的 位 每 character 当 这 传输者 是 起作用的 将
导致 这 传递 的 一个 incorrect character. 这 内容 的
这 mr, 这 csr, 和 这 acr 应当 仅有的 是 changed 当 这
接受者 和 传输者 是 无能, 和 确实 改变 至 这
acr 应当 仅有的 是 制造 当 这 c/t 是 stopped. 这 位 formats
的 这 uart 是 显示 在 表格 2.
mr1 – 模式 寄存器 1
mr1 是 accessed 当 这 mr pointer 点 至 mr1. 这 pointer 是
设置 至 mr1 用 重置 或者 用 一个 设置 pointer command 应用 通过 这
cr. 之后 读 或者 writing mr1, 这 pointers 是 设置 在 mr2.
mr1[7] – 接受者 要求-至-send 控制
这 位 控制 这 deactivation 的 这 rtsn 输出 (mpo) 用 这
接受者. 这个 输出 是 正常情况下 asserted 和 negated 用
commands 应用 通过 这 command 寄存器. mr1[7] = 1 导致
rtsn 至 是 automatically negated 在之上 receipt 的 一个 有效的 开始 位 如果
这 接受者 先进先出 是 全部. rtsn 是 reasserted 当 一个 empty 先进先出
位置 是 有. 这个 特性 能 是 使用 至 阻止 overrun 在
这 接受者 用 使用 这 rtsn 输出 信号 至 控制 这 cts
输入 的 这 transmitting 设备.
mr1[6] – 接受者 中断 选择
这个 位 选择 也 这 接受者 准备好 状态 (rxrdy) 或者 这 先进先出
全部 状态 (ffull) 至 是 使用 为 cpu 中断.
mr1[5] – 错误 模式 选择
这个 位 选择 这 运行 模式 的 这 三 fifoed 状态 位
(fe, pe, received 破裂). 在 这 character 模式, 状态 是 提供
在 一个 character-用-character 基准. 这 状态 应用 仅有的 至 这
character 在 这 顶 的 这 先进先出. 在 这 块 模式, 这 状态
提供 在 这 sr 为 这些 位 是 这 accumulation (logical-或者) 的
这 状态 为 所有 characters coming 至 这 顶 的 这 先进先出 自从 这
last 重置 错误 command 是 issued.
mr1[4:3] – parity 模式 选择
如果 和 parity 或者 强迫 parity 是 选择, 一个 parity 位 是 增加 至 这
transmitted character 和 这 接受者 执行 一个 parity 审查 在
新当选的 数据. mr![4:3] = 11 选择 这 频道 至 运作 在 这
特定的 wake-向上 模式.
mr1[2] – parity 类型 选择
这个 位 选择 这 parity 类型 (odd 或者 甚至) 如果 这 和 parity 模式
是 编写程序 用 mr1[4:3], 和 这 极性 的 这 强迫 parity 位
如果 这 强迫 parity 模式 是 编写程序. 它 有 非 效应 如果 这 非
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com