p-lcc-68-1
半导体 组 5 1998-02-01
显示 处理器 sda 9280 b22
MOS
类型 订货 代号 包装
sda 9280 b22 q67101-h5039-b502-35 p-lcc-68-1
1 Overview
1.1 特性
• 8-位 振幅 决议 的 各自 输入 组件
输入 样本 频率 向上 至 30 mhz
应用 在 flicker 减少 系统 可能
• 四 输入 数据 formats
4:1:1 luminance 和 chrominance 并行的
(8 + 4 线)
4:2:2 ccir 656-format (8 线)
4:2:2 luminance 和 chrominance 并行的 (2 x 8 线)
4:4:4 所有 组件 并行的 (3 x 8 线)
• 二 不同的 描述 的 输入 数据
积极的 双 代号
2’s complement 代号
• 三 d/一个 转换器 在-碎片
9-位 振幅 决议
80 mhz maximal 时钟 频率
• dcti (数字的 颜色 瞬时 改进)
一个 数字的 algorithm 改进 这 sharpness 的 vertical 颜色 edges
avoiding 这 artifacts 的 相似物 cti-电路
• luminance peaking
独立的 可编程序的 lowpass, 通带, 和 高通 数字的 过滤
• 高 效能 数字的 interpolation 为 反对-imaging
二-fold oversampling
simplification 的 外部 相似物 postfiltering
• 16:9 兼容性
信号 压缩 为 displaying 4:3-信号 on16:9-screens
信号 expansion 为 displaying 16:9-信号 在 4:3-screens
全部 screen 显示 的 4:3 letter 盒 pictures