首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:653147
 
资料名称:TLV1549CD
 
文件大小: 238.27K
   
说明
 
介绍:
10-BIT ANALOG-TO-DIGITAL CONVERTERS WITH SERIAL CONTROL
 
 


: 点此下载
  浏览型号TLV1549CD的Datasheet PDF文件第1页
1
浏览型号TLV1549CD的Datasheet PDF文件第2页
2

3
浏览型号TLV1549CD的Datasheet PDF文件第4页
4
浏览型号TLV1549CD的Datasheet PDF文件第5页
5
浏览型号TLV1549CD的Datasheet PDF文件第6页
6
浏览型号TLV1549CD的Datasheet PDF文件第7页
7
浏览型号TLV1549CD的Datasheet PDF文件第8页
8
浏览型号TLV1549CD的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
tlv1549c, tlv1549i, tlv1549m
10-位 相似物-至-数字的 转换器
和 串行 控制
slas071c – january 1993 – 修订 march 1995
3
邮递 办公室 盒 655303
达拉斯市, 德州 75265
终端 功能
终端
i/o 描述
名字 非.
i/o 描述
相似物 在 2 I 相似物 输入. 这 驱动 源 阻抗 应当 是
1 k
. 这 外部 驱动 源 至 相似物 在 应当
有 一个 电流 能力
10 毫安.
CS 5 I 碎片 选择. 一个 高-至-低 转变 在 cs resets 这 内部的 counters 和 控制 和 使能 数据 输出 和
i/o 时钟 在里面 一个 最大 的 一个 建制 时间 加 二 下落 edges 的 这 内部的 系统 时钟. 一个 低-至-高
转变 使不能运转 i/o 时钟 在里面 一个 建制 时间 加 二 下落 edges 的 这 内部的 系统 时钟.
数据 输出 6 O 这个 3-状态 串行 输出 为 这 一个/d 转换 结果 是 在 这 高-阻抗 状态 当 cs 是 高 和 起作用的
当 cs
是 低. 和 一个 有效的 碎片 选择, 数据 输出 是 移除 从 这 高-阻抗 状态 和 是 驱动 至
这 逻辑 水平的 相应的 至 这 msb 值 的 这 previous 转换 结果. 这 next 下落 边缘 的 i/o
时钟 驱动 数据 输出 至 这 逻辑 水平的 相应的 至 这 next 大多数 重大的 位, 和 这 remaining 位
是 shifted 输出 在 顺序 和 这 lsb appearing 在 这 ninth 下落 边缘 的 i/o 时钟. 在 这 tenth 下落 边缘
的 i/o 时钟, 数据 输出 是 驱动 至 一个 低 逻辑 水平的 所以 那 串行 接口 数据 transfers 的 更多 比 ten clocks
生产 zeroes 作 这 unused lsbs.
4 I 这 地面 返回 为 内部的 电路系统. 除非 否则 指出, 所有 电压 度量 是 和 遵守 至 地.
i/o 时钟 7 I 这 输入 /输出 时钟 receives 这 串行 i/o 时钟 输入 和 执行 这 下列的 三 功能:
1) 在 这 第三 下落 边缘 的 i/o 时钟, 这 相似物 输入 电压 begins charging 这 电容 排列 和
持续 至 做 所以 直到 这 tenth 下落 边缘 的 i/o 时钟.
2) 它 shifts 这 nine remaining 位 的 这 previous 转换 数据 输出 在 数据 输出.
3) 它 transfers 控制 的 这 转换 至 这 内部的 状态 控制 在 这 下落 边缘 的 这 tenth 时钟.
REF + 1 I 这 upper 涉及 电压 值 (nominally v
CC
) 是 应用 至 ref +. 这 最大 输入 电压 范围 是
决定 用 这 区别 在 这 电压 应用 至 ref + 和 这 电压 应用 至 ref –.
REF 3 I 这 更小的 涉及 电压 值 (nominally 地面) 是 应用 至 这个 ref –.
V
CC
8 I 积极的 供应 电压
详细地 描述
和 碎片 选择 (cs) inactive (高), 这 i/o 时钟 输入 是 initially 无能 和 数据 输出 是 在 这 高-
阻抗 状态. 当 这 串行 接口 takes cs
起作用的 (低), 这 转换 sequence begins 和 这
enabling 的 i/o 时钟 和 这 除去 的 数据 输出 从 这 高-阻抗 状态. 这 串行 接口 然后
提供 这 i/o 时钟 sequence 至 i/o 时钟 和 receives 这 previous 转换 结果 从 数据 输出.
i/o 时钟 receives 一个 输入 sequence 那 是 在 10 和 16 clocks 长 从 这 host 串行 接口.
这 第一 ten i/o clocks 提供 这 控制 定时 为 抽样 这 相似物 输入.
那里 是 六 基本 串行 接口 定时 模式 那 能 是 使用 和 这 tlv1549. 这些 模式 是
决定 用 这 速 的 i/o 时钟 和 这 运作 的 cs
作 显示 在 表格 1. 这些 模式 是:
(1) 一个 快 模式 和 一个 10-时钟 转移 和 cs
inactive (高) 在 transfers, (2) 一个 快 模式 和 一个 10-时钟
转移 和 cs
起作用的 (低) continuously, (3) 一个 快 模式 和 一个 11- 至 16-clock 转移 和 csinactive (高)
在 transfers, (4) 一个 快 模式 和 一个 16-位 转移 和 cs
起作用的 (低) continuously, (5) 一个 慢 模式 和
一个 11- 至 16-时钟 转移 和 cs
inactive (高) 在 transfers, 和 (6) 一个 慢 模式 和 一个 16-时钟 转移
和 cs
起作用的 (低) continuously.
这 msb 的 这 previous 转换 呈现 在 数据 输出 在 这 下落 边缘 的 cs
在 模式 1, 模式 3, 和
模式 5, 在里面 21
µ
s 从 这 下落 边缘 的 这 tenth i/o 时钟 在 模式 2 和 模式 4, 和 下列的 这
16th 时钟 下落 边缘 在 模式 6. 这 remaining nine 位 是 shifted 输出 在 这 next nine 下落 edges 的 这
i/o 时钟. ten 位 的 数据 是 transmitted 至 这 host 串行 接口 通过 数据 输出. 这 号码 的 串行
时钟 脉冲 使用 也 取决于 在 这 模式 的 运作, 但是 一个 最小 的 ten 时钟 脉冲 是 必需的 为
转换 至 begin. 在 这 tenth 时钟 下落 边缘, 这 内部的 逻辑 takes 数据 输出 低 至 确保 那 这
remaining 位 值 是 零 如果 这 i/o 时钟 转移 是 更多 比 ten clocks 长.
表格 1 lists 这 运算的 模式 和 遵守 至 这 状态 的 cs
, 这 号码 的 i/o 串行 转移 clocks 那
能 是 使用, 和 这 定时 在 这个 这 msb 的 这 previous 转换 呈现 在 这 输出.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com