tlv1571, tlv1578
2.7 v 至 5.5 v, 1-/8-channel, 10-bit,
并行的 相似物-至-数字的 转换器
slas170c –march 1999 – 修订 二月 2000
5
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
详细地 描述 (持续)
控制 寄存器
输出 =
输出 =
输出 =
0:
二进制的
1:
2s
Complement
0:
保留
位,
总是
写 0
0:
int. osc.
慢
1:
int. osc.
快
7h
6h
5h
STARTSEL
A1 A0 D6 D5 D4 D3 D2 D1 D0D7
控制 寄存器 零 (cr0)
D6D7 D5 D4 D3 D2 D1 D0
途径 swept
PROGEOC
CLKSEL SWPWDN MODESEL chsel(2–0)
†
0:
硬件
开始
(cstart)
一个(1:0)=00
1:
软件
开始
0:
INT
1:
EOC
0:
内部的
时钟
1:
外部
时钟
0:
正常的
1:
Powerdown
0:
单独的
频道
1:
Sweep
模式
d(2– 0)
0h
1h
2h
3h
4h
0,1
0,1,2,3
0,1,2,3,4,5,
0,1,2,3,4,5,6,7
n/一个
n/一个
n/一个
n/一个
3h
2h
1h
保留
控制 寄存器 一个 (cr1)
D6D7
‡
D3 D2 D1 D0
如果 readreg = 0
OSCSPD 0 保留 0 保留 OUTCODE READREG
0:
保留
位
总是
写 0
一个(1:0)=01
0:
保留
位
总是
写 0
0:
使能 自
测试
ACTION
1:
使能
寄存器
读 后面的
0h
1h
2h
3h
转换 结果
自 测试 1 结果
自 测试 2 结果
输出 内容 的
CR1
保留
保留
STEST1 STEST0
cr1.(1–0)
自 测试 3 结果
如果 readreg = 1
输出 内容 的
CR0
0h
7
6
5
单独的
输入
0
1
2
3
4
输出 =
D5
‡
D4
‡
†
don’t 小心 为 tlv1571
‡
当 在 读 后面的 模式, 这 值 读 从 这 控制 寄存器 保留 位 是 don’t 小心.
图示 2. 输入 数据 format