tlv1544c, tlv1544i, tlv1548c, tlv1548i, tlv1548m
低-电压 10-位 相似物-至-数字的 转换器
和 串行 控制 和 4/8 相似物 输入
slas139c – 12月 1996 – 修订 january 1999
4
邮递 办公室 盒 655303
•
达拉斯市, 德州 75265
终端 功能 (持续)
终端
i/o 描述
名字 非.
†
非.
‡
i/o 描述
i/o clk 3 18 I
输入/输出 时钟. i/o clk receives 这 串行 i/o 时钟 输入 在 这 二 模式 和 执行 这 下列的
四 功能 在 各自 模式:
微处理器
模式
•
当 invclk= v
CC
, i/o clk clocks 这 四 输入 数据 位 在 这 输入 数据 寄存器 在 这 第一 四
rising edges 的 i/o clk 之后 cs
↓
和 这 多路调制器 地址 有 之后 这 fourth rising 边缘.
当 inv clk
= 地, 输入 数据 位 是 clocked 在 在 这 第一 四 下落 edges instead.
•
在 这 fourth 下落 边缘 的 i/o clk, 这 相似物 输入 电压 在 这 选择 multiplex 输入 begins
charging 这 电容 排列 和 持续 至 做 所以 直到 这 tenth rising 边缘 的 i/o clk 除了 在 这
扩展 抽样 循环 在哪里 这 持续时间 的 cstart
确定 当 至 终止 这 抽样 循环.
•
输出 数据 位 改变 在 这 第一 ten 下落 i/o 时钟 edges regardless 的 这 情况 的 inv clk.
•
i/o clk transfers 控制 的 这 转换 至 这 内部的 状态 机器 在 这 tenth rising 边缘 的 i/o
clk regardless 的 这 情况 的 inv clk
.
数字的 信号 处理器 (dsp) 模式
•
当 inv clk= v
CC
, i/o clk clocks 这 四 输入 数据 位 在 这 输入 数据 寄存器 在 这 第一 四
下落 edges 的 i/o clk 之后 fs
↓
和 这 多路调制器 地址 有 之后 这 fourth 下落 edges.
当 inv clk
= 地, 输入 数据 位 是 clocked 在 在 这 第一 四 rising edges instead.
•
在 这 fourth rising 边缘 的 i/o clk, 这 相似物 输入 电压 在 这 选择 multiplex 输入 begins
charging 这 电容 排列 和 持续 至 做 所以 直到 这 tenth 下落 边缘 的 i/o clk 除了 在 这
扩展 抽样 循环 在哪里 这 持续时间 的 cstart
确定 当 至 终止 这 抽样 循环.
•
输出 数据 msb 显示 之后 fs
↓
和 这 rest 的 这 输出 数据 位 改变 在 这 第一 ten rising i/o
clk edges regarless 的 这 情况 的 inv clk
.
•
i/o clk transfers 控制 的 这 转换 至 这 内部的 状态 机器 在 这 tenth 下落 边缘 的 i/o
clk regardless 的 这 情况 的 inv clk
.
REF+ 15 14 I upper 涉及 电压 (nominally v
CC
). 这 最大 输入 电压 范围 是 决定 用 这 区别
在 这 电压 应用 至 ref+ 和 ref–.
REF– 14 13 I 更小的 涉及 电压 (nominally 地面)
V
CC
5 20 I 积极的 供应 电压
†
终端 号码 是 为 这 d 包装.
‡
终端 号码 是 为 这 db, j, 和 fk 包装.
详细地 描述
initially, 和 cs高 (inactive), 数据 在 和 i/o clk 是 无能 和 数据 输出 是 在 这 高-阻抗
状态. 当 这 串行 接口 takes cs
低 (起作用的), 这 转换 sequence begins 和 这 enabling 的 i/o
clk 和 数据 在 和 这 除去 的 数据 输出 从 这 高-阻抗 状态. 这 host 然后 提供 这
4-位 频道 地址 至 数据 在 和 这 i/o 时钟 sequence 至 i/o clk. 在 这个 transfer, 这 host 串行
接口 也 receives 这 previous 转换 结果 从 数据 输出. i/o clk receives 一个 输入 sequence 从
这 host 那 是 从 10 至 16 clocks 长. 这 第一 四 有效的 i/o clk 循环 加载 这 输入 数据 寄存器 和 这
4-位 输入 数据 在 数据 在 那 选择 这 desired 相似物 频道. 这 next 六 时钟 循环 提供 这 控制
定时 为 抽样 这 相似物 输入. 抽样 的 这 相似物 输入 是 使保持 之后 这 第一 有效的 i/o clk sequence
的 ten clocks. 这 tenth 时钟 边缘 也 takes eoc 低 和 begins 这 转换. 这 精确的 locations 的 这
i/o 时钟 edges 取决于 在 这 模式 的 运作.
串行 接口
这 tlv1548 是 兼容 和 generic 微处理器 串行 接口 此类 作 spi 和 qspi, 和 一个 tms320
dsp 串行 接口. 这 内部的 latched 标记 如果_模式 是 发生 用 抽样 这 状态 的 fs 在 这 下落
边缘 的 cs
. 如果_模式 是 设置 至 一个 (为 微处理器) 当 fs 是 高 在 这 下落 边缘 的 cs, 和 if_mode
是 cleared 至 零 (为 dsp) 当 fs 是 低 在 这 下落 边缘 的 cs
. 这个 标记 控制 这 multiplexing 的 i/o
clk 和 这 状态 机器 重置 函数. fs 是 牵引的 高 当 接合 和 一个 微处理器.