首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:655933
 
资料名称:TN87C196KB16
 
文件大小: 1363.36K
   
说明
 
介绍:
COMMERCIAL/EXPRESS CHMOS MICROCONTROLLER
 
 


: 点此下载
  浏览型号TN87C196KB16的Datasheet PDF文件第3页
3
浏览型号TN87C196KB16的Datasheet PDF文件第4页
4
浏览型号TN87C196KB16的Datasheet PDF文件第5页
5
浏览型号TN87C196KB16的Datasheet PDF文件第6页
6

7
浏览型号TN87C196KB16的Datasheet PDF文件第8页
8
浏览型号TN87C196KB16的Datasheet PDF文件第9页
9
浏览型号TN87C196KB16的Datasheet PDF文件第10页
10
浏览型号TN87C196KB16的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
8xc196kb/8xc196kb16
管脚 描述
(持续)
标识 名字 函数
端口 0 8-位 阻抗 输入-仅有的 端口. 管脚 使用 数字的 输入 和/或者
相似物 输入 在-碎片 一个/d 转换器.
端口 1 8-位 quasi-双向的 i/o 端口. 这些 管脚 shared 支撑, HLDA BREQ
.
端口 2 8-位 multi-函数的 端口. 所有 它的 管脚 shared 其它 功能 87c196kb.
管脚 p2.6 p2.7 quasi-双向的.
端口 3 4 8-位 双向的 i/o 端口 打开 输出. 这些 管脚 shared
多路复用 地址/数据 总线, 这个 内部的 pullups.
支撑 总线 支撑 输入 requesting 控制 总线. 使能 设置 wsr.7.
HLDA 总线 支撑 acknowledge 输出 表明 释放 总线. 使能 设置 wsr.7.
BREQ 总线 要求 输出 使活动 总线 控制 一个 pending 外部 记忆
循环. 使能 设置 wsr.7.
TxD TxD 管脚 使用 串行 端口 传递 模式 1, 2 3. 模式 0 管脚
使用 串行 时钟 输出.
RxD 串行 端口 Receive 管脚 使用 串行 端口 reception. 模式 0 管脚 功能 输入 或者
输出 数据.
EXTINT 一个 rising 边缘 EXTINT 管脚 发生 一个 外部 中断.
T2CLK T2CLK 管脚 Timer2 时钟 输入 或者 串行 端口 波特 比率 发生器 输入.
T2RST 一个 rising 边缘 T2RST 管脚 重置 timer2.
PWM 脉冲波 宽度 modulator 输出.
t2up-dn T2UPDN 管脚 控制 方向 Timer2 一个 向上 或者 向下 计数器.
T2CAPTURE 一个 rising 边缘 p2.7 俘获 Timer2 T2CAPTURE 寄存器.
PMODE 程序编制 模式 选择. 确定 非易失存储器 程序编制 algorithm
执行. PMODE 抽样 之后 一个 碎片 重置 应当 静态的 部分
运行.
SID 从动装置 ID 号码. 使用 assign 各自 从动装置 一个 管脚 端口 3 或者 4 使用 passing
程序编制 verification acknowledgement.
PALE 程序编制 ALE 输入. Accepted 87C196KB 从动装置 程序编制
模式. 使用 表明 端口 3 4 包含 一个 command/地址.
PROG 程序编制. 下落 边缘 indicates 有效的 数据 PBUS beginning
程序编制. Rising 边缘 indicates 终止 程序编制.
PACT 程序编制 起作用的. 使用 自动 程序编制 模式 表明 程序编制
activity 完全.
PVAL 程序 有效的. 这个 信号 indicates success 或者 失败 程序编制 自动
程序编制 模式. 一个 indicates successful 程序编制.
PVER 程序 verification. 使用 从动装置 程序编制 自动 CLB 程序编制 模式.
信号 之后 rising 边缘 PROG 如果 程序编制 successful.
AINC 自动 increment. 起作用的 信号 indicates 自动 increment 模式 使能. 自动
Increment 准许 或者 writing sequential 非易失存储器 locations 没有 地址
transactions 横过 PBUS 各自 或者 写.
端口 3 地址/command/数据 总线. 使用 通过 commands, 地址, 数据
从动装置 模式 87c196kbs. 使用 碎片 自动 程序编制 模式 通过 command,
4
地址 数据 slaves. 使用 自动 程序编制 模式 一个 regular
(程序编制
系统 总线 进入 外部 记忆. 应当 pullups V
CC
使用 从动装置
模式)
程序编制 模式.
7
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com