October 1992 8
飞利浦 半导体 产品 规格
1.3 ghz 双向的 i
2
c-总线 控制 synthesizer
TSA5512
读 模式: r/w = 1 (看 表格 2)
数据 能 是 读 输出 的 这 tsa5512 用 设置 这 r/w 位 至 1. 之后 这 从动装置 地址 有 被 公认的, 这
tsa5512 发生 一个 acknowledge 脉冲波 和 这 第一 数据 字节 (状态 文字) 是 transferred 在 这 sda 线条 (msb 第一).
数据 是 有效的 在 这 sda 线条 在 一个 高 位置 的 这 scl 时钟 信号. 一个 第二 数据 字节 能 是 读 输出 的 这
tsa5512 如果 这 处理器 发生 一个 acknowledge 在 这 sda 线条. 终止 的 传递 将 出现 如果 非 acknowledge
从 这 处理器 occurs. 这 tsa5512 将 然后 释放 这 数据 线条 至 准许 这 处理器 至 发生 一个 停止
情况. 当 端口 p3 至 p7 是 使用 作 输入, 它们 必须 是 编写程序 在 它们的 高-阻抗 状态. 这 por
标记 (电源-在 重置) 是 设置 至 1 当 v
CC
变得 在下 3 v 和 在 电源-在. 它 是 重置 当 一个 终止 的 数据 是 发现
用 这 tsa5512 (终止 的 一个 读 sequence). 控制 的 这 循环 是 制造 可能 和 这 在-锁 标记 fl 这个 indicates
(fl = 1) 当 这 循环 是 阶段-锁. 这 位 i2, i1 和 i0 代表 这 状态 的 这 i/o 端口 p7, p5 和 p4
各自. 一个 逻辑 0 indicates 一个 低 水平的 和 一个 逻辑 1 一个 高 水平的 (ttl 水平). 一个 建造-在 5-level 模数转换器 是 有
在 i/o 端口 p6. 这个 转换器 能 是 使用 至 喂养 afc 信息 至 这 控制 从 这 如果 部分 的 这 television
作 illustrated 在 这 典型 应用 电路 (图.8). 这 relationship 在 位 a2, a1 和 a0 和 这 输入 电压
在 端口 p6 是 给 在 表格 3.
表格 2
读 数据 format
便条 至 表格 2
msb 是 transmitted 第一
地址 选择
这 单元 地址 包含 可编程序的 地址 位 (ma1 和 ma0) 这个 一起 和 这 i/o 端口 p3 提供 这
possibility 的 having 一些 synthesizers (向上 至 3) 在 一个 系统.
这 relationship 在 ma1 和 ma0 和 这 输入 电压 i/o 端口 p3 是 给 在 表格 4
MSB LSB
地址 11000MA1MA01A 字节 1
状态 字节 POR FL I2 I1 I0 A2 A1 A0
−
字节 2
POR 电源-在 重置 flag. (por = 1 在 电源-在)
FL 在-锁 flag (fl = 1 当 这 循环 是 阶段-锁)
i2, i1, i0 数字的 信息 为 i/o 端口 p7, p5 和 p4 各自
a2, a1 a0 数字的 输出 的 这 5-水平的 模数转换器. 精度 是 1/2 lsb (看 表格 3)