K4S641632F
cmos sdram
rev.0.1 sept. 2001
1. 参数 取决于 在 编写程序 cas latency.
2. 如果 时钟 rising 时间 是 变长 比 1ns, (tr/2-0.5)ns 应当 是 增加 至 这 参数.
3. assumed 输入 上升 和 下降 时间 (tr &放大; tf) = 1ns.
如果 tr &放大; tf 是 变长 比 1ns, 瞬时 时间 补偿 应当 是 考虑,
i.e., [(tr + tf)/2-1]ns 应当 是 增加 至 这 参数.
注释 :
dq 缓存区 输出 驱动 特性
参数 标识 情况 最小值 典型值 最大值 单位 注释
输出 上升 时间 trh
measure 在 直线的
区域 : 1.2v ~ 1.8v
1.37 4.37 伏特/ns 3
输出 下降 时间 tfh
measure 在 直线的
区域 : 1.2v ~ 1.8v
1.30 3.8 伏特/ns 3
输出 上升 时间 trh
measure 在 直线的
区域 : 1.2v ~ 1.8v
2.8 3.9 5.6 伏特/ns 1,2
输出 下降 时间 tfh
measure 在 直线的
区域 : 1.2v ~ 1.8v
2.0 2.9 5.0 伏特/ns 1,2
1. 上升 时间 规格 为基础 在 0pf + 50
Ω
至 vSS, 使用 这些 值 至 设计 至.
2. 下降 时间 规格 为基础 在 0pf + 50
Ω
至 vDD, 使用 这些 值 至 设计 至.
3. 量过的 在 50pf 仅有的, 使用 这些 值 至 characterize 至.
4. 所有 度量 完毕 和 遵守 至 vSS.
注释 :
交流 特性
(交流 运行 情况 除非 否则 指出)
参数 标识
- 50 - 55 - 60 - 70 - 75 - 1h - 1l
单位 便条
最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值
clk 循环
时间
cas latency=3
tCC
5
1000
5.5
1000
6
1000
7
1000
7.5
1000
10
1000
10
1000 ns 1
cas latency=2 - - - - 10 10 12
clk 至 有效的
输出 延迟
cas latency=3
tSAC
4.5 5 5 6 5.4 6 6
ns 1,2
cas latency=2 - - - - 6 6 7
输出 数据
支撑 时间
cas latency=3
tOH
2 2 2.5 3 3 3 3
ns 2
cas latency=2 - - - - 3 3 3
clk 高 脉冲波 宽度 tCH 2 2 2.5 3 2.5 3 3 ns 3
clk 低 脉冲波 宽度 tCL 2 2 2.5 3 2.5 3 3 ns 3
输入 建制 时间 tSS 1.5 1.5 1.5 2 1.5 2 2 ns 3
输入 支撑 时间 tSH 1 1 1 1 0.8 1 1 ns 3
clk 至 输出 在 低-z tSLZ 1 1 1 1 1 1 1 ns 2
clk 至 输出
在 hi-z
cas latency=3
tSHZ
4.5 5 5 6 5.4 6 6
ns
cas latency=2 - - - - 6 6 7