7/170
upsd3234a, upsd3234bv, upsd3233b, upsd3233bv
summary 描述
这 upsd323x 序列 结合 一个 快 8051-
为基础 微控制器 和 一个 有伸缩性的 记忆
结构, 可编程序的 逻辑, 和 一个 rich periph-
eral 混合 包含 usb, 至 表格 一个 完美的 embedded
控制. 在 它的 核心 是 一个 工业-标准 8032
mcu 运行 向上 至 40mhz.
一个 jtag 串行 接口 是 使用 为 在-系统 pro-
gramming (isp) 在 作 little 作 10 秒, perfect
为 制造 和 lab 开发.
这 usb 1.1 低-速 接口 有 一个 控制
endpoint 和 二 中断 endpoints 合适的 为
hid 类 驱动器.
这 8032 核心 是 结合 至 可编程序的 sys-
tem 设备 (psd) architecture 至 优化 这
8032 记忆 结构, offering 二 独立
banks 的 flash 记忆 那 能 是 放置 在 vir-
tually 任何 地址 在里面 8032 程序 或者 数据 ad-
dress 空间, 和 容易地 paged 在之外 64k 字节
使用 在-碎片 可编程序的 decode 逻辑.
双 flash 记忆 banks 提供 一个 强健的 solu-
tion 为 偏远的 产品 updates 在 这 地方 通过
在-应用 程序编制 (iap). 双 flash
banks 也 支持可擦可编程只读存储器 emulation, eliminat-
ing 这 需要 为 外部 可擦可编程只读存储器 碎片.
一般 目的 可编程序的 逻辑 (pld) 是 在-
cluded 至 build 一个 endless 多样性 的 glue-逻辑,
节省 外部 逻辑 设备. 这 pld 是 config-
ured 使用 这 软件 开发 tool, psd-
软 表示, 有 从 这 网 在
www.st.com/psm
, 在 非 承担.
这 upsd323x 也 包含 supervisor 功能
此类 作 一个 可编程序的 看门狗 计时器 和 低-
电压 重置.
图示 2. 块 图解
pa0:7
pb0:7
pd1:2
pc0:7
MCU
总线
p4.0:7
p1.0:7
p3.0:7
uPSD323x
系统 总线
专心致志的
管脚
supervisor:
看门狗 和 低-电压 重置
1st flash 记忆:
128k 或者 256k 字节
2nd flash 记忆:
32k 字节
sram:
8k 字节
可编程序的
decode 和
页 逻辑
一般
目的
可编程序的
逻辑,
16 macrocells
(8) gpio, 端口 一个
(80-管脚 仅有的)
(8) gpio, 端口 b
(4) gpio, 端口 c
(2) gpio, 端口 d
jtag isp
8032 地址/数据/控制 总线
(80-管脚 设备 仅有的)
V
CC
, v
DD
, 地, 重置, 结晶 在
8032
MCU
核心
(3) 16-位
计时器/
Counters
(2)
外部
中断
I
2
C
(4) 8-位 模数转换器
UART0
(8) gpio, 端口 1
(8) gpio, 端口 3
(8) gpio, 端口 4
UART1
(5) 8-位 pwm
AI10429
usb+,
USB–
usb v1.1