飞利浦 半导体 产品 规格
74LVC374A
octal d-类型 flip-flop 和 5-volt tolerant
输入/输出; 积极的 边缘-触发 (3-状态)
1998 jul 29
3
管脚 配置
1
2
3
4
5
6
7
8
9
10 11
12
13
14
15
16
17
18
19
20
OE
Q0
D0
D1
Q1
Q2
D2
D3
Q3 Q4
地
D4
D5
Q5
Q6
D6
D7
Q7
V
CC
CP
SA00389
管脚 描述
管脚 号码 标识 函数
1 OE 输出 使能 输入 (起作用的-低)
3, 4, 7, 8, 13,
14, 17, 18
d0-d7 数据 输入
2, 5, 6, 9, 12,
15, 16, 19
q0-q7 3-状态 flip-flop 输出
11 CP
时钟 输入 (低-至-高,
边缘-triggered)
10 地 地面 (0v)
20 V
CC
积极的 供应 电压
逻辑 标识
3
4
7
8
13
14
18
17
2
5
6
9
12
15
16
19
1
11
SA00390
D0
D1
D2
D3
D4
D5
D6
D7
Q0
Q1
Q2
Q3
Q4
Q5
Q6
Q7
OE
CP
逻辑 标识 (ieee/iec)
11
32
4 5
7 6
89
C1
13 12
14 15
17 16
18 19
1
EN1
1D
SA00391
函数的 图解
1
23
45
67
89
11
12
13
14 15
1617
18 19
OE
Q0D0
D1 Q1
Q2D2
D3 Q3
Q4D4
D5 Q5
Q6D6
D7 Q7
CP
FF1
至
FF8
3-状态
输出
SA00392