首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:690622
 
资料名称:SN65HVD23DR
 
文件大小: 527.76K
   
说明
 
介绍:
EXTENDED COMMON-MODE RS-485 TRANSCEIVERS
 
 


: 点此下载
  浏览型号SN65HVD23DR的Datasheet PDF文件第2页
2
浏览型号SN65HVD23DR的Datasheet PDF文件第3页
3
浏览型号SN65HVD23DR的Datasheet PDF文件第4页
4
浏览型号SN65HVD23DR的Datasheet PDF文件第5页
5

6
浏览型号SN65HVD23DR的Datasheet PDF文件第7页
7
浏览型号SN65HVD23DR的Datasheet PDF文件第8页
8
浏览型号SN65HVD23DR的Datasheet PDF文件第9页
9
浏览型号SN65HVD23DR的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
 

SLLS552D− 12月 2002 − 修订 april 2005
www.德州仪器.com
6
接受者 电的 特性
推荐 运行 情况
参数 测试 情况 最小值 典型值
(1)
最大值 单位
V
它(+)
积极的-going 差别的 输入 电压 门槛
看 图示 10
V
O
= 2.4 v, i
O
= −8 毫安 60 200
mV
V
它(−)
负的-going 差别的 输入 电压 门槛
看 图示 10
V
O
= 0.4 v, i
O
= 8 毫安 −200 −60
mV
V
HYS
hysteresis 电压 (v
IT+
− v
IT−
) 100 130 mV
V
它(f+)
积极的-going 差别的 输入 failsafe 电压
看 图示 15
V
CM
= −7 v 至 12 v 40 120 200
mVV
它(f+)
积极的-going 差别的 输入 failsafe 电压
门槛
看 图示 15
V
CM
= −20 v 至 25 v 120 250
mV
V
它(f−)
负的-going 差别的 输入 failsafe 电压
看 图示 15
V
CM
= −7 v 至 12 v −200 −120 −40
mVV
它(f−)
负的-going 差别的 输入 failsafe 电压
门槛
看 图示 15
V
CM
= −20 v 至 25 v −250 −120
mV
V
IK
输入 clamp 电压 I
I
= −18 毫安 −1.5 V
V
OH
高-水平的 输出 电压 V
ID
= 200 mv, i
OH
= −8 毫安, 看 图示 11 4 V
V
OL
低-水平的 输出 电压 V
ID
= −200 mv, i
OL
= 8 毫安, 看 图示 11 0.4 V
V
I
= −7 至 12 v,
hvd20, hvd23 −400 500
I
i(总线)
总线 输入 电流 (电源 在 或者 电源 止)
V
I
= −7 至 12 v,
其它 输入 = 0 v
hvd21, hvd22, hvd24 −100 125
µ
AI
i(总线)
总线 输入 电流 (电源 在 或者 电源 止)
V
I
= −20 至 25 v,
hvd20, hvd23 −800 1000
µ
一个
V
I
= −20 至 25 v,
其它 输入 = 0 v
hvd21, hvd22, hvd24 −200 250
I
I
输入 电流 RE −100 100
µ
一个
R
I
输入 阻抗
hvd20, 23 24
k
R
I
输入 阻抗
hvd21, 22, 24 96
k
C
ID
差别的 输入 电容 V
ID
= 0.5 + 0.4 sine (2
π
x 1.5 x 10
6
t) 20 pF
(1)
所有 典型 值 是 在 25
°
c.
接受者 切换 特性
推荐 运行 情况
参数 测试 情况 最小值 典型值 最大值 单位
t
PLH
传播 延迟 时间, 低-至-高 水平的 输出
看 图示 11
hvd20, hvd23 16 35
ns
t
PHL
传播 延迟 时间, 高-至-低 水平的 输出
看 图示 11
hvd21, hvd22, hvd24 25 50
ns
t
PHL
传播 延迟 时间, 高-至-低 水平的 输出
看 图示 11
hvd21, hvd22, hvd24 25 50
ns
t
r
接受者 输出 上升 时间
看 图示 11 2 4 ns
t
f
接受者 输出 下降 时间
看 图示 11 2 4 ns
t
PZH
接受者 输出 使能 时间 至 高 水平的
看 图示 12
90 120
ns
t
PHZ
接受者 输出 使不能运转 时间 从 高 水平的
看 图示 12
16 35
ns
t
PZL
接受者 输出 使能 时间 至 低 水平的
看 图示 13
90 120
ns
t
PLZ
接受者 输出 使不能运转 时间 从 低 水平的
看 图示 13
16 35
ns
t
r(备用物品)
时间 从 一个 起作用的 接受者 输出 至 备用物品 2
t
r(wake)
wake-向上 时间 从 备用物品 至 一个 起作用的 接受者
输出
看 图示 14, de 在 0 v
8
µ
s
t
sk(p)
脉冲波 skew | t
PLH
– t
PHL
| 5 nst
sk(p)
脉冲波 skew | t
PLH
– t
PHL
| 5 nst
sk(p)
脉冲波 skew | t
PLH
– t
PHL
| 5 ns
t
p(设置)
延迟 时间, 总线 失败 至 failsafe 设置
看 图示 15, 脉冲波 比率 = 1 khz
250 350
µ
s
t
p(重置)
延迟 时间, 总线 恢复 至 failsafe 重置
看 图示 15, 脉冲波 比率 = 1 khz
50 ns
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com