首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:695929
 
资料名称:VP101
 
文件大小: 294.56K
   
说明
 
介绍:
30/50MHz 8-BIT CMOS VIDEO DAC
 
 


: 点此下载
  浏览型号VP101的Datasheet PDF文件第2页
2
浏览型号VP101的Datasheet PDF文件第3页
3
浏览型号VP101的Datasheet PDF文件第4页
4
浏览型号VP101的Datasheet PDF文件第5页
5

6
浏览型号VP101的Datasheet PDF文件第7页
7
浏览型号VP101的Datasheet PDF文件第8页
8
浏览型号VP101的Datasheet PDF文件第9页
9
浏览型号VP101的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
VP101
5
管脚 名字 描述
BLANK
composite blank 控制 输入. 一个 逻辑 ‘0’ forces 这 ior, iog 和 iob 输出 至 这 blanking 水平的, 作
illustrated 在 表格 1. 它 是 latched 在 这 rising 边缘 的 时钟. 当 blank
是 一个 逻辑 零, 这 r
0
-r
7
, g
0
-
G
7
, b
0
-b
7
, 和 ref 白 输入 是 ignored.
同步
composite 同步 控制 输入. 一个 逻辑 ‘0’ 在 这个 输入 switches 止 一个 40 ire 电流 源 在 这 i
同步
输出. 同步 做 不 override 任何 其它 控制 或者 数据 输入 作 显示 在 表格 1; 因此 它 应当 是
asserted 仅有的 在 这 blanking 间隔. 它 是 latched 至 这 rising 边缘 的 时钟.
REF
涉及 白 水平的 控制 输入. 一个 逻辑 ‘1’ 在 这个 输入 forces 这 ior, iog 和 iob 输出 至 这 白
水平的, regardless 的 这 r
0
-r
7
, g
0
-g
7
和 b
0
-b
7
输入. 它 是 latched 在 这 rising 边缘 的 时钟. 看 表格 1.
R
0
-r
7
G
0
-g
7
B
0
-b
7
red, 绿色, 和 蓝 数据 输入. r
0
, g
0
, 和 b
0
是 这 least 重大的 数据 位. 它们 是 latched 在 这
rising 边缘 的 时钟. 编码 是 二进制的. unused 输入 应当 是 连接 至 也 这 regular pcb 电源
或者 地面 平面.
时钟
时钟 输入. 这 rising 边缘 的 时钟 latches 这 r
0
-r
7
, g
0
-g
7
和 b
0
-b
7
同步, blank, 和 refwhite
输入. 它 是 典型地 这 pixel 时钟 比率 的 这 video 系统. 它 是 推荐 那 这 时钟 输入 是
驱动 用 一个 专心致志的 cmos 缓存区.
ior,iog,
IOB
red, 绿色, 和 蓝 电流 输出. 这些 高 阻抗 电流 来源 是 有能力 的 直接地 驱动 一个
doubly terminated 75
co-轴的 缆索. 所有 输出, whether 使用 或者 不, 应当 有 这 一样 输出 加载
(便条: 一个 直流 path 至 地面 必须 是 maintained).
I
同步
同步 电流 输出. 典型地 这个 电流 输出 是 直接地 连线的 至 这 iog 输出, 和 使能 同步
信息 至 是 encoded 面向 这 绿色 频道. 一个 逻辑 ‘0’ 在 这 同步
输入 结果 在 非 电流 正在
输出 至 这个 管脚, 当 逻辑 ‘1’ 结果 在 这 下列的 电流 正在 输出:
I
同步
(毫安) = 3468 x
−−−−−−−
111 lsbs
如果 同步 信息 是 不 必需的 在 这 绿色 频道, 这个 输出 将 是 连接 至 v
AA
和 这 同步
输入 系 高, 造成 这 i
同步
电流 源 至 是 转变 止, 减少 这 电源 消耗量.
FS
调整
全部 规模 调整 控制. 一个 电阻 (r
设置
) 连接 在 这个 管脚 和 agnd 控制 这 巨大 的
这 全部 video 信号 (图. 3). 这 电流 流 在 这 r
设置
电阻 是 equal 至 32 lsbs. 便条 那 这 ire
relationships 在 图. 3 是 maintained, regardless 的 这 全部 规模 输出 电流.
这 relationship 在 r
设置
和 全部 规模 电流 在 iog (假设 i
同步
是 连接 至 iog) 是:
iog (毫安) = 12082 x
−−−−−−−
387 lsbs
这 全部 规模 输出 电流 在 ior, iob (毫安) 为 一个 给 r
设置
是 定义 作:
ior, iob (毫安) = 8624 x
−−−−−−−
276 lsbs
竞赛
补偿 管脚. 这个 管脚 提供 补偿 为 这 内部的 循环 放大器. 一个 0.01
µ
f 陶瓷的 电容 必须
是 连接 在 这个 管脚 和 这 最近的 v
AA
管脚.
连接 这 电容 至 v
AA
相当 比 至 这 agnd 提供 这 最高的 可能 电源 供应 噪音
拒绝.
V
REF
电压 涉及 输出. 这 输出 从 一个 内部的 涉及 电路, 供应 1.2v (典型) reference.a
0.1
µ
f 陶瓷的 电容 必须 是 使用 至 分离 这个 输出 至 v
AA
.
AGND
相似物 地面. 所有 agnd 管脚 必须 是 连接.
V
AA
相似物 电源. 所有 v
AA
管脚 必须 是 连接.
V
REF
(v)
R
设置
(
)
V
REF
(v)
R
设置
(
)
V
REF
(v)
R
设置
(
)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com