首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:696569
 
资料名称:VSC8061
 
文件大小: 684.1K
   
说明
 
介绍:
2.5Gb/s 16-Bit Multiplexer/Demultiplexer Chipset
 
 


: 点此下载
  浏览型号VSC8061的Datasheet PDF文件第1页
1
浏览型号VSC8061的Datasheet PDF文件第2页
2

3
浏览型号VSC8061的Datasheet PDF文件第4页
4
浏览型号VSC8061的Datasheet PDF文件第5页
5
浏览型号VSC8061的Datasheet PDF文件第6页
6
浏览型号VSC8061的Datasheet PDF文件第7页
7
浏览型号VSC8061的Datasheet PDF文件第8页
8
浏览型号VSC8061的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
VITESSE
半导体 公司
g52069-0, rev 4.3 页 3
05/11/01
©
VITESSE
半导体 公司
• 741 calle plano • camarillo, ca 93012
电话: (800) vitesse • 传真: (805) 987-5896 • email: prodinfo@vitesse.com
互联网: www.vitesse.com
数据 薄板
vsc8061/vsc8062
2.5gb/s 16-位
vsc8061 多路调制器 交流 特性
(在 推荐 运行 范围)
图示 3: vsc8061 多路调制器 波形
表格 1: vsc8061 交流 特性
便条: (1) 设备 是 有保证的 至 运作 至 一个 最大 频率 的 2.5ghz.
参数 描述 最小值 典型值 最大值 单位 情况
t
CLK
时钟 时期
(1)
400 ps
t
D
clk16, dclk 时期 (t
CLK
x 16) 6.4 15.6 ns
t
DSU
并行的 数据 设置-向上 时间 和 遵守 至 clk16
下落 边缘
2.0 ns
t
DH
数据 支撑 时间 和 遵守 至 clk16 下落
边缘
0.5 ns
t
直流
clk16 职责 循环 40 60 %
t
R
, t
F
dclk (dclkn) 上升 和 下降 时间 1.5 ns 10% 至 90%
t
R
, t
F
d[0:15] 上升 和 下降 时间 2.0 ns 10% 至 90%
t
R
, t
F
clk16 (clk16n) 上升 和 下降 时间 0.5 1.0 ns 10% 至 90%
t
R
, t
F
做 (don) 上升 和 下降 时间 150 165 ps 20% 至 80%
有效的 数据 (1)
有效的 数据 (2)
D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 D11 D12 D13 D14 D15
高-速 差别的 时钟 输入
并行的 数据 时钟 输出
并行的 数据 输入
并行的 数据 时钟 输入
高-速 差别的 串行 数据 输出
clk (clkn)
clk16 (clk16n)
d[0:15]
dclk (dclkn)
做 (don)
serialized 数据
t
D
t
D
t
D
t
DH
t
DSU
t
CLK
便条:
=
don’t 小心
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com