飞利浦 半导体 产品 规格
74als620a/74als620a-1
74als623a/74als623a-1
Transceivers
74als620a/74als620a-1 octal 总线 transceiver, 反相的 (3-状态)
74als623a/74als623a-1 octal 总线 transceiver, 非-反相的 (3-状态)
2
1991 二月 08 853–0020 01670
特性
•
octal 双向的 总线 接口
•
3-状态 缓存区 输出 下沉 24ma 和 源 15ma
•
这 -1 版本 sinks 48ma i
OL
在里面 这 +5% v
CC
范围
类型
典型
传播
延迟
典型
供应 电流
(总的)
74als620a/620a-1 4.0ns 33mA
74als623a/623a-1 4.0ns 38mA
订货 信息
顺序 代号
描述
商业的 范围
V
CC
= 5v
±
10%,
T
amb
= 0
°
c 至 +70
°
C
绘画
号码
20-管脚 塑料 插件
74als620an, 74als620a-1n
74als623an, 74als623a-1n
sot146-1
20-管脚 塑料 sol
74als620ad, 74als620a-1d
74als623ad, 74als623a-1d
sot163-1
描述
这 74als620a 和 74als623a 是 octal transceiver featuring
3-状态 总线 兼容 输出 在 两个都 transmit 和 receive
方向. 这 74als620a 是 一个 反相的 版本 的 这
74als623a. 这 输出 是 有能力 的 sinking 24ma 和 sourcing
向上 至 15ma, 供应 非常 好的 电容的 驱动 特性.
这 输出 为 这 74als620a-1 和 74als623a 是 有能力 的
sinking 向上 至 48ma 当 在里面 这
±
5% v
CC
范围.
这些 octal 总线 transceivers 是 设计 为 异步的
二-方法 交流 在 数据 buses. 这 控制 函数
implementation 准许 为 最大 flexibility 在 定时.
这些 设备 准许 数据 传递 从 这 一个 总线 至 这 b 总线
或者 从 b 总线 至 一个 总线, 取决于 在 这 逻辑 水平 在 这 使能
输入 (oeba
和 oeab). 这 使能 输入 能 是 使用 至 使不能运转
这 设备 所以 那 这 buses 是 effectively 分开的. 这
双-使能 配置 给 这 74als620a 和 74als623a 这
能力 至 store 数据 用 这 同时发生的 enabling 的 oeba
和
oeab. 各自 输出 reinforces 它的 输入 在 这个 transceiver
配置. 因此 当 两个都 控制 输入 是 使能 和 所有
其它 数据 来源 至 这 二 sets 的 这 总线 线条 是 在 高
阻抗, 两个都 sets 的 这 总线 线条 (16 在 所有) 将 仍然是 在 它们的
last states.
输入 和 输出 加载 和 风扇-输出 表格
管脚 描述
74als (u.l.)
高/低
加载 值
高/低
a0 – a7, b0 – b7 数据 输入 1.0/1.0 20
µ
一个/0.1ma
OEBA, oeab 输出 使能 输入 1.0/1.0 20
µ
一个/0.1ma
a0 – a7, b0 – b7 数据 输出 750/240 15ma/24ma
a0 – a7, b0 – b7 数据 输出 (-1 版本) 750/480 15ma/48ma
便条:
一个 (1.0) als 单位 加载 是 定义 作: 20
µ
一个 在 这 高 状态 和 0.1ma 在 这 低 状态.
管脚 配置 – 74als620a/74als620a-1
1
2
3
4
5
6
7
8
9
10 11
12
13
14
15
16
17
18
19
20OEAB
A0
A1
A2
A3
A4
A5
A6
A7
地
V
CC
OEBA
B0
B1
B2
B3
B4
B6
B5
B7
SC00101
管脚 配置 – 74als623a/74als623a-1
1
2
3
4
5
6
7
8
9
10 11
12
13
14
15
16
17
18
19
20OEAB
A0
A1
A2
A3
A4
A5
A6
A7
地
V
CC
OEBA
B0
B1
B2
B3
B4
B6
B5
B7
SC00102