PreliminaryW77E468
-6-
管脚 描述, 持续
标识 类型 描述
p3.0
−
p3.7
i/o
端口 3:
端口 3 是 一个 bi-directional i/o 端口 和 内部的 拉-ups. 所有 位 有
alternate 功能, 这个 是 描述 在下:
rxd(p3.0) : 串行 端口 0 输入
txd(p3.1) : 串行 端口 0 输出
INT0 (p3.2) : 外部 中断 0
INT1(p3.3) : 外部 中断 1
t0(p3.4) : 计时器 0 外部 输入
t1(p3.5) : 计时器 1 外部 输入
p3.6 : 一般 目的 i/o
p3.7 : 一般 目的 i/o
p4.0
−
p4.7
i/o
端口 4:
功能 作 一个 8-位 bi-directional i/o 端口 但是 不 位-addressable.
p5.0
−
p5.7
i/o
端口 5:
功能 作 一个 8-位 bi-directional i/o 端口 但是 不 位-addressable.
p6.0
−
p6.3
i/o
端口 6:
功能 作 一个 4-位 bi-directional i/o 端口 但是 不 位-addressable. 这
p6.0 也 提供 这 alternate 函数 WAIT 这个 是 这 wait 状态 控制
信号.
RD
O
读 strobe:
indicates 外部 数据 记忆 读 strobe.
WR
O
写 strobe:
indicates 外部 数据 记忆 写 strobe.
* 便条:
类型
i: 输入, o: 输出, i/o: bi-directional.
函数的 描述
这 w77e468 是 8052 管脚 兼容 和 操作指南 设置 兼容. 它 包含 这 resources 的 这
标准 8052 此类 作 四 8-位 i/o 端口, 三 16-位 timer/counters, 全部 duplex 串行 端口 和
中断 来源 和 二 priority 水平.
这 w77e468 特性 一个 faster 运动 和 更好的 效能 8-位 cpu 和 一个 redesigned 核心
处理器 没有 wasted 时钟 和 记忆 循环. 它 改进 这 效能 不 just 用 运动
在 高 频率 但是 也 用 减少 这 机器 循环 持续时间 从 这 标准 8052 时期 的
twelve clocks 至 四 时钟 循环 为 这 majority 的 说明. 这个 改进 效能 用 一个
平均 的 1.5 至 3 时间. 这 w77e468 也 提供 双 数据 pointers (dptrs) 至 速 向上 块
数据 记忆 transfers. 它 能 也 调整 这 持续时间 的 这 movx 操作指南 (进入 至 止-碎片
数据 记忆) 在 二 机器 循环 和 nine 机器 循环. 这个 flexibility 准许 这
w77e468 至 工作 efficiently 和 两个都 快 和 慢 rams 和 附带的 设备. 在 增加, 这
w77e468 包含 在-碎片 1kb movx sram, 这 地址 的 这个 是 在 0000h 和 03ffh. 它
仅有的 能 是 accessed 用 movx 操作指南; 这个 在-碎片 sram 是 optional 下面 软件 控制.