W78E516B
-4-
块 图解
p3.0
p3.7
p1.0
p1.7
ALU
端口 0
获得
端口 1
获得
计时器
1
计时器
0
计时器
2
端口
1
UART
XTAL1
PSEN
ALE
VssVCCRSTXTAL2
振荡器
中断
PSW
操作指南
解码器
&放大;
Sequencer
重置 块
总线 &放大; 时钟
控制
sfr 内存
地址
电源 控制
512 字节
内存 &放大; sfr
堆栈
Pointer
B
地址. reg.
Incrementor
PC
DPTR
温度 reg.
T2T1
ACC
端口 3
获得
端口 4
获得
端口
3
端口 2
获得
p4.0
p4.3
端口
4
端口
0
端口
2
p2.0
p2.7
p0.0
p0.7
64KB
mtp-只读存储器
4KB
mtp-只读存储器
函数的 descripti在
这 w78e516b architecture 组成 的 一个 核心 控制 surrounded 用 各种各样的 寄存器, 四
一般 目的 i/o 端口, 一个 特定的 目的 可编程序的 4-位 i/o 端口, 512 字节 的 内存,
三 计时器/counters, 一个 串行 端口 和 一个 内部的 74373 获得 和 74244 缓存区 这个 能 是
切换 至 port2. 这 processor 支持 111 不同的 opcodes 和 references 两个都 一个 64k 程序
地址 空间 和 一个 64k 数据 存储 空间.
内存
这 内部的 数据 内存 在 这 w78e516b 是 512 字节. 它 是 分隔 在 二 banks: 256 字节 的
scratchpad 内存 和 256 字节 的 aux-内存. 这些 rams 是 addressed 用 不同的 方法.
•
内存 0h
−
127h 能 是 addressed 直接地 和 indirectly 作 这 一样 作 在 8051. 地址 pointers
是 r0 和 r1 的 这 选择 寄存器 bank.
•
内存 128h
−
255h 能 仅有的 是 addressed indirectly 作 这 一样 作 在 8051. 地址 pointers 是
r0, r1 的 这 选择 寄存器 bank.