AI01438
C
C
MSB LSB
CPHA
DorQ
0
1
CPOL
0
1
图示 3. 数据 和 时钟 定时
AI01439B
SPI 接口 和
(cpol, cpha) =
(’0’, ’0’) 或者 (’1’, ’1’)
微控制器
(st6, st7, st9, st10, 其他)
ST95xx0
SCK
SDI
SDO
C
Q
D
图示 4. 微控制器 和 SPI 接口 设置-向上
串行 时钟 (c).
这 串行 时钟 提供 这
定时 的 the 串行 interface. Instructions, ad-
dresses,或者 数据 呈现 在 这 输入 管脚 是 latched
在 这 rising 边缘 的 这 时钟 输入, 当 数据 在
这 Q 管脚 改变 之后 这 下落 边缘 的 这 时钟
输入.
碎片 选择 (s).
当 S 是 高, 这 记忆 是
deselected 和 这 Q 输出 管脚 是 在 高 imped-
ance 和, 除非 一个 内部的 写 运作 是
进行中的 这 记忆 将 是 在 这 备用物品 电源
模式. S 低 使能 这 记忆, 放置 它 在 这
起作用的 电源 模式. 它 应当 是 指出 那 之后
电源-在, 一个 高 至 低 转变 在 S 是 必需的
较早的 至 这 开始 的 任何 运作.
写 保护 (w).
这个 管脚 是 为 硬件 写
保护. 当 W 是 低, 写 至 这 记忆
是 无能 但是 任何 其它行动停留 使能.
当 W 是 高, 所有 写 行动是 有.
W going 低 在 任何 时间 在之前 这 last 位 D0 的
这数据 stream将 重置 这 写 使能 获得 和
阻止 程序编制. 非 action 在 W 或者 在 这
写 使能 获得 能 中断 一个 写 循环 这个
有 commenced.
3/18
st95040, st95020, ST95010