WM8728
产品 预告(展)
wolfson 微电子学 有限公司
pp rev 1.2 april 2001
6
主控 时钟 定时
MCLK
t
MCLKL
t
MCLKH
t
MCLKY
图示 1 主控 时钟 定时 (所需的)东西
测试 情况
avdd, dvdd = 5v, agnd = 0v, dgnd = 0v, t
一个
= +25
o
c, fs = 48khz, mclk = 256fs 除非 否则 陈述.
参数 标识 测试 情况 最小值 典型值 最大值 单位
主控 时钟 定时 信息
mclk 主控 时钟 脉冲波 宽度 高
t
MCLKH
13 ns
mclk 主控 时钟 脉冲波 宽度 低
t
MCLKL
13 ns
mclk 主控 时钟 循环 时间
t
MCLKY
26 ns
mclk 职责 循环
40:60 60:40
数字的 音频的 接口
BCKIN
LRCIN
t
BCH
t
BCL
t
BCY
DIN
t
LRSU
t
DS
t
LRH
t
DH
图示 2 数字的 音频的 数据 定时
测试 情况
avdd, dvdd = 5v, agnd = 0v, dgnd = 0v, t
一个
= +25
o
c, fs = 48khz, mclk = 256fs 除非 否则 陈述.
参数 标识 测试 情况 最小值 典型值 最大值 单位
音频的 数据 输入 定时 信息
bckin 循环 时间
t
BCY
40 ns
bckin 脉冲波 宽度 高
t
BCH
16 ns
bckin 脉冲波 宽度 低
t
BCL
16 ns
lrcin 设置-向上 时间 至
bckin rising 边缘
t
LRSU
8ns
lrcin 支撑 时间 从
bckin rising 边缘
t
LRH
8ns
din 设置-向上 时间 至 bckin
rising 边缘
t
DS
8ns
din 支撑 时间 从 bckin
rising 边缘
t
DH
8ns