初步的 技术的 数据
WM8950
w
ptd rev 2.1 六月 2005
9
测试 情况
dcvdd=1.8v,dbvdd=avdd=spkvdd=3.3v,dgnd=agnd=spkgnd=0v,T
一个
=+25
o
c,从动装置模式,fs=48khz,mclk=256fs,
24-位 数据, 除非 否则 陈述.
参数 标识 最小值 典型值 最大值 单位
音频的 数据 输入 定时 信息
框架 传播 延迟 从 bclk 下落 边缘
t
DL
10 ns
adcdat 传播 延迟 从 bclk 下落 边缘
t
DDA
10 ns
音频的 接口 定时 – 从动装置 模式
图示 3 数字的 音频的 数据 定时 – 从动装置 模式
测试 情况
dcvdd=1.8v, dbvdd=avdd=spkvdd=3.3v, dgnd=agnd=spkgnd=0v, t
一个
=+25
o
c, 从动装置 模式, fs=48khz, mclk= 256fs,
24-位 数据, 除非 否则 陈述.
参数 标识 最小值 典型值 最大值 单位
音频的 数据 输入 定时 信息
bclk 循环 时间
t
BCY
50 ns
bclk 脉冲波 宽度 高
t
BCH
20 ns
bclk 脉冲波 宽度 低
t
BCL
20 ns
框架 设置-向上 时间 至 bclk rising 边缘
t
LRSU
10 ns
框架 支撑 时间 从 bclk rising 边缘
t
LRH
10 ns
便条:
bclk 时期 应当 总是 是 更好 比 或者 equal 至 mclk 时期.