首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:714029
 
资料名称:CDC208DWRG4
 
文件大小: 160.32K
   
说明
 
介绍:
DUAL 1-LINE TO 4-LINE CLOCK DRIVER WITH 3-STATE OUTPUTS
 
 


: 点此下载
  浏览型号CDC208DWRG4的Datasheet PDF文件第2页
2
浏览型号CDC208DWRG4的Datasheet PDF文件第3页
3
浏览型号CDC208DWRG4的Datasheet PDF文件第4页
4
浏览型号CDC208DWRG4的Datasheet PDF文件第5页
5

6
浏览型号CDC208DWRG4的Datasheet PDF文件第7页
7
浏览型号CDC208DWRG4的Datasheet PDF文件第8页
8
浏览型号CDC208DWRG4的Datasheet PDF文件第9页
9
浏览型号CDC208DWRG4的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CDC208
双 1-线条 至 4-线条 时钟 驱动器
和 3-状态 输出
scas109f – april 1990 – 修订 october 1998
6
邮递 办公室 盒 655303
达拉斯市, 德州 75265
参数 度量 信息
从 输出
下面 测试
C
L
= 50 pf
(看 便条 一个)
加载 电路 为 输出
S1
2
×
V
CC
打开
500
500
测试
t
PLH
/t
PHL
t
PLZ
/t
PZL
t
PHZ
/t
PZH
S1
打开
2
×
V
CC
输出
控制
(低-水平的
enabling)
输出
波形 1
s1 在 2
×
V
CC
(看 便条 c)
输出
波形 2
s1 在 2
×
V
CC
(看 便条 c)
V
OL
V
OH
t
PZL
t
PZH
t
PLZ
t
PHZ
1.5 v1.5 v
V
CC
0 v
50% v
CC
0 v
3 v
(看 便条 一个)
50% v
CC
20% v
CC
80% v
CC
t
PLH
t
PHL
1.5 v 1.5 v
3 v
0 v
50% v
CC
50% v
CC
V
OH
V
OL
输入
(看 便条 b)
输出
电压 波形
传播 延迟 时间
电压 波形
使能 和 使不能运转 时间
注释: 一个. C
L
包含 探查 和 jig 电容.
b. 所有 输入 脉冲 是 有提供的 用 发生器 having 这 下列的 特性: prr
10 mhz, z
O
= 50
, t
r
3 ns, t
f
3 ns.
为 测试 脉冲波 持续时间: t
r
= t
f
= 1 至 3 ns. 脉冲波 极性 能 是 也 高-至-低-至-高 或者 低-至-高-至-低.
c. 波形 1 是 为 一个 输出 和 内部的 情况 此类 那 这 输出 是 低 除了 当 无能 用 这 输出 控制.
波形 2 是 为 一个 输出 和 内部的 情况 此类 那 这 输出 是 高 除了 当 无能 用 这 输出 控制.
图示 1. 加载 电路 和 电压 波形
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com