X25020
2
管脚 描述
串行 输出 (所以)
所以 是 一个 推/拉 串行 数据 输出 管脚. 在 一个 读
循环, 数据 是 shifted 输出 在 这个 管脚. 数据 是 clocked 输出
用 这 下落 边缘 的 这 串行 时钟.
串行 输入 (si)
si 是 这 串行 数据 输入 管脚. 所有 opcodes, 字节 ad-
dresses, 和 数据 至 是 写 至 这 记忆 是 输入
在 这个 管脚. 数据 是 latched 用 这 rising 边缘 的 这 串行
时钟.
串行 时钟 (sck)
这 串行 时钟 控制 这 串行 总线 定时 为 数据
输入 和 输出. opcodes, 地址, 或者 数据 呈现
在 这 si 管脚 是 latched 在 这 rising 边缘 的 这 时钟
输入, 当 数据 在 这 所以 管脚 改变 之后 这 下落
边缘 的 这 时钟 输入.
碎片 选择 (
CS
)
当
CS
是 高, 这 x25020 是 deselected 和 这 所以
输出 管脚 是 在 高 阻抗 和 除非 一个 内部的
写 运作 是 进行中的, 这 x25020 将 是 在 这
备用物品 电源 模式.
CS
低 使能 这 x25020,
放置 它 在 这 起作用的 电源 模式. 它 应当 是 指出
那 之后 电源-向上, 一个 高 至 低 转变 在
CS
是
必需的 较早的 至 这 开始 的 任何 运作.
写 保护 (
WP
)
当
WP
是 低, nonvolatile 写 至 这 x25020 是
无能, 但是 这 部分 否则 功能 正常情况下.
当
WP
是 使保持 高, 所有 功能, 包含 nonvola-
tile 写 运作 正常情况下.
WP
going 低 当
CS
是
安静的 低 将 中断 一个 写 至 这 x25020. 如果 这
内部的 写 循环 有 already 被 initiated,
WP
going
低 将 有 非 影响 在 一个 写.
支撑 (
支撑
)
支撑
是 使用 在 conjunction 和 这
CS
管脚 至 选择 这
设备. once 这 部分 是 选择 和 一个 串行 sequence 是
进行中的,
支撑
将 是 使用 至 pause 这 串行
交流 和 这 控制 没有 resetting 这
串行 sequence. 至 pause,
支撑
必须 是 brought 低
当 sck 是 低. 至 重新开始 交流,
支撑
是
brought 高, 又一次 当 sck 是 低. 如果 这 pause
特性 是 不 使用,
支撑
应当 是 使保持 高 在 所有
时间.
3834 fhd f02.1
管脚 names
标识 描述
CS
碎片 选择 输入
所以 串行 输出
SI 串行 输入
SCK 串行 时钟 输入
WP
写 保护 输入
V
SS
地面
V
CC
供应 电压
支撑
支撑 输入
3834 pgm t01.1
管脚 配置
CS
所以
WP
V
SS
1
2
3
4
8
7
6
5
V
CC
支撑
SCK
SI
X25020
插件/soic