X9250
特性 主题 至 改变 没有 注意.
2 的 21
rev 1.1.5 1/31/03
www.xicor.com
管脚 描述
串行 输出 (所以)
所以 是 一个 串行 数据 输出 管脚. 在 一个 读 循环,
数据 是 shifted 输出 在 这个 管脚. 数据 是 clocked 输出 用
这 下落 边缘 的 这 串行 时钟.
串行 输入
si 是 这 串行 数据 输入 管脚. 所有 opcodes, 字节
地址 和 数据 至 是 写 至 这 pots 和 pot
寄存器 是 输入 在 这个 管脚. 数据 是 latched 用 这
rising 边缘 的 这 串行 时钟.
串行 时钟 (sck)
这 sck 输入 是 使用 至 时钟 数据 在 和 输出 的 这
x9250.
碎片 选择 (cs)
当 cs 是 高, 这 x9250 是 deselected 和 这
所以 管脚 是 在 高 阻抗, 和 (除非 一个 内部的
写 循环 是 进行中的) 这 设备 将 是 在 这
备用物品 状态. cs 低 使能 这 x9250, 放置 它
在 这 起作用的 电源 模式. 它 应当 是 指出 那 之后
一个 电源-向上, 一个 高 至 低 转变 在 cs是
必需的 较早的 至 这 开始 的 任何 运作.
支撑 (支撑)
支撑是 使用 在 conjunction 和 这 cs 管脚 至 选择
这 设备. once 这 部分 是 选择 和 一个 串行
sequence 是 进行中的, 支撑 将 是 使用 至 pause
这 串行 交流 和 这 控制 没有
resetting 这 串行 sequence. 至 pause, 支撑 必须
是 brought 低 当 sck 是 低. 至 重新开始
交流, 支撑 是 brought 高, 又一次 当
sck 是 低. 如果 这 pause 特性 是 不 使用, 支撑
应当 是 使保持 高 在 所有 时间.
设备 地址 (一个
0
–
一个
1
)
这 地址 输入 是 使用 至 设置 这 least significant
2 位 的 这 8-位 从动装置 地址. 一个 相一致 在 这 从动装置
地址 串行 数据 stream 必须 是 制造 和 这
地址 输入 在 顺序 至 initiate 交流 和
这 x9250. 一个 最大 的 4 设备 将 occupy 这
spi 串行 总线.
分压器 管脚
V
H
/r
H
(v
H0
/r
H0
–V
H3
/r
H3
), v
L
/r
L
(v
L0
/r
L0
–V
L3
/r
L3
)
这 r
H
和 r
L
管脚 是 相等的 至 这 终端
连接 在 一个 机械的 分压器.
V
W
/r
W
(v
W0
/r
W0
–V
W3
/r
W3
)
这 wiper 管脚 是 相等的 至 这 wiper 终端 的
一个 机械的 分压器.
硬件 写 保护 输入 (wp)
这 wp 管脚 当 低 阻止 nonvolatile 写 至
这 数据 寄存器.
相似物 供应 (v+, v-)
这 相似物 供应 v+, v- 是 这 供应 电压 为
这 xdcp 相似物 部分.
管脚 配置
S0
A0
V
W3
/r
W3
V+
V
CC
V
L0
/r
L0
1
2
3
4
5
6
7
8
9
10
24
23
22
21
20
19
18
17
16
15
支撑
SCK
V
L2
/r
L2
V
H2
/r
L2
V
W2
/r
W2
V–
V
SS
V
W1
/r
W1
V
H1
/r
H1
V
L1
/r
L1
soic/tssop
X9250
V
H3
/r
H3
14
13
11
12
V
L3
/r
L3
V
H0
/r
H0
V
W0
/r
W0
CS
A1
SI
WP
2
3
4
一个
B
C
D
E
F
顶 view–bumps 向下
R
W0
R
L0
V+
一个
0
支撑
R
L1
V
CC
R
L3
R
W3
所以
SI
R
W1
SCK R
L2
WP
v-
R
H0
R
H1
R
H3
R
H2
V
SS
R
W2
CS
一个
1
1
CSP