– 2 –
cxa1782cq/cr
块 图解
rf iv amp1
•fcs 阶段 补偿
•TRACKING
阶段 补偿
•i 设置
•i il 数据 寄存器 •input 变换 寄存器
•adress.解码器
•f 设置
•window 竞赛.
2
3
4
5
6
11
12
1
7
8
9
10
13
14
15
16
17
18
19
20
21
22
23
24
25
262728
29
30
39
38
37
36
35
34
31
32
33
41
42
43
44
45
46
47
48
40
APC
fe 放大
f iv 放大
te 放大
e iv 放大
rf iv amp2
BAL1
BAL2
BAL3
TOG1
TOG2
TOG3
水平的 s
FOK
MIRR
DFCT
i il
TTL
i il
TTL
i il
TTL
•output 解码器
tog1 至 3
bal1 至 3
fs1 至 4 tg1 至 2 tm1 至 7 ps1 至 4
lpf comphpf 竞赛
TM6
TM5
TM4
TM3
TM7
TM2
TG1
TM1
DFCT
tzc 竞赛
FS4
DFCT
ATSC
fzc 竞赛
FS1
FS2
TG2
fe_偏差
F
E
EI
V
EE
TEO
LPFI
ATSC
TEI
TZC
VC
TDFCT
FEO
FEI
FGD
FLB
FDFCT
fe_o
SRCH
fe_m
TGU
TG2
FSET
ta_m
PHD2
PHD1
LD
rf_m
PHD
rf_o
CP
rf_i
CB
CC1
CC2
FOK
敏感性
c.输出
XRST
数据
XLT
CLK
Vcc
sl_o
ISET
sl_m
ta_o
sl_p
•
这 转变 状态 在 块 图解 是 为 最初的 resetting.
•
转变 转变 至 一侧 为 1 和 至 一侧 为 0 在 串行 数据 真实 表格.
•
dfct 转变 转变 至 一侧 当 defect 信号 发生 为 defect = e 在 串行 数据 真实 表格.
•
tg1 转变 转变 至 一侧 和 tg2 转变 是 left 打开 当 tg1 和 tg2 (地址 1 : d3) 是 1.
°
°
°
•