首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:727103
 
资料名称:XC4003E
 
文件大小: 523.15K
   
说明
 
介绍:
XC4000E and XC4000X Series Field Programmable Gate Arrays
 
 


: 点此下载
  浏览型号XC4003E的Datasheet PDF文件第1页
1

2
浏览型号XC4003E的Datasheet PDF文件第3页
3
浏览型号XC4003E的Datasheet PDF文件第4页
4
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
xc4000e 逻辑 cell 排列 家族
iob 时钟 使能
这 二 flip-flops 在 各自 iob 有 一个 一般 时钟 使能
输入,这个 通过 配置 能 是 使活动 indi-
vidually 为 这 输入 或者 输出 flip-flop 或者 两个都. 这个 时钟
使能 运作 exactly 像 这 ec 管脚 在 这 xc4000
clb. 这个 制造 这 iobs 更多 多功能的, 和 避免 这
这 输出 拉-向上 结构 能 是 globally 配置 至
是 也 一个 ttl-像 totem-柱子 (n-频道 拉-向上 transis-
tor, 拉 至 一个 电压 一个 门槛 在下 vcc, just 像
xc4000) 或者 至 是 cmos (p-频道 拉-向上 晶体管
拉 至 vcc). 也, 这 configurable 拉-向上 电阻 在
xc4000e 是 一个 p-频道 晶体管 那 pulls 至 vcc,
whereas 在 xc4000 它 是 一个 n-频道 晶体管 那 pulls
输入 门槛
这 输入 门槛 能 是 globally 配置 为 也
ttl ( 1.2 v 门槛) 或者 cmos ( 2.5 v 门槛 ), just 像
xc2000 和 xc3000 输入. 便条 那 这 二 global
adjustments 的 输入 门槛 和 输出 水平的 是 inde-
pendent 的 各自 其它.
global 信号 进入 至 逻辑
那里 是 额外的 进入 从 global clocks 至 这 f 和
模式-管脚 拉-向上 电阻器
在 配置, 这 三 模式 管脚, m0, m1, 和
m2, 有 弱 拉-向上 电阻器. 为 这 大多数 popular
配置 模式, 从动装置 串行, 这 模式 管脚 能 因此
为 用户 模式, 这 三 模式 输入 能 individually 是
配置 和 或者 没有 弱 拉-向上 或者 拉-向下
电阻器
这 程序 输入 管脚 有 一个 永久的 弱 拉-向上.
软 startup
像 xc3000a, 这 xc4000e 家族 有 “soft startup”.
当 这 配置 处理 是 finished 和 这 设备
开始 向上 在 用户 模式, 这 第一 触发 的 这 输出 是
automatically 回转-比率 限制. 这个 避免 这 潜在的
地面 bounce 当 所有 输出 是 转变 在 simulta-
neously. 之后 开始-向上, 这 回转 比率 的 这 单独的
输出 是, 作 在 这 xc4000 家族, 决定 用 这
单独的 配置 选项.
xc4000e 对照的 至 xc4000
任何 xc4000e 设备 是 一个 100% 兼容 superset 的 这
相等的 xc4000 设备, 不 仅有的 functionally, 但是 也
这 xc4000e 设备 有 这 下列的 额外的 func-
tions, 大多数 的 这个 是 invoked 通过 选项 在 这
配置 bitstream:
同步的 内存
这 二 rams 在 任何 clb 能 是 changed 至 同步的
写 运作. 在 这个 同步的 模式, 这 内部的
写 运作 是 控制 用 这 一样 时钟 那 驱动
这 flip-flops. 这 时钟 极性 是 可编程序的 为 这
内存 (两个都 f 和 g 函数 发生器 一起), 但是 是
独立 的 这 选择 flip-flop 极性. 地址,
数据, 和 我们 输入 是 latched 用 这个 rising 或者 下落
时钟 边缘, 和 一个 短的 内部的 写 脉冲波 是 发生
正确的 之后 这 时钟 边缘. 这个 自-安排时间 写 运作 是
因此 effectively 边缘-triggered.
这 读 运作 是 不 影响 用 这个 改变 至 一个
一个 独立的 选项 converts 这 16 x 2 内存 在 任何 clb 在
一个 16 x 1 双-端口 内存. 在 这个 模式, 任何 运作 那
写 在 这 f-内存, automatically 也 写 在 这 g-
内存, 使用 这 f 地址. 这 g-地址 能, therefore,
这 clb 能 因此 是 使用 作 一个 asymmetrical 双-端口
内存, 和 f 正在 这 读 地址 为 这 f-内存 和 这
写 地址 为 两个都 f- 和 g-内存, 当 g 是 这 读
地址 为 这 g-内存. 便条 那 f 和 g 能 安静的 是
独立 读 地址, 作 它们 是 在 xc4000. 这
二 rams 一起 有 一个 读/写 端口 使用 这 f
各自 clb 能 是 配置 作 函数 发生器 也
异步的 单独的-端口, 同步的 单独的-端口, 或者
在 xc4000e, 这 h 函数 发生器 是 更多 多功能的. 它的
输入 能 来到 不 仅有的 从 这 f 和 g 函数
发生器 但是 也 从 向上 至 三 控制 输入 线条.
这 h 函数 发生器 能 是 totally 或者 partially inde-
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com