xr
XR16L2552
rev. 1.1.1
2.25v 至 5.5v duart 和 16-字节 先进先出
9
2.9 inta 和 intb ouputs
这 inta 和 intb 中断 输出 改变 符合至 这 运行 模式 和 enahnced 特性 建制.
Table3和Table4summarize 这 运行 行为 为 这 传输者 和 接受者. 也 看图示18
通过图示23.
2.10 结晶 振荡器 或者 外部 时钟 输入
这 l2552 包含 一个在-碎片 振荡器 (xtal1 和xtal2) 至 生产 一个 时钟 为 两个都 uart sections 在 这
设备. 这 cpu 数据 总线 做 不 require 这个 时钟 为 总线 运作.这 结晶 振荡器 提供 一个
系统 时钟 至 这 波特 比率 发生器 (brg) 部分建立 在 各自 的 这 uart.xtal1 是 这 输入 至 这
振荡器 或者 外部 时钟 缓存区 输入 和 xtal2 管脚 正在 这 输出. for 程序编制详细信息, 看
“programmable 波特 比率 发生器.”
T
能
2: txrdy#
和
rxrdy# o
UTPUTS
在
先进先出
和
dma m
ODE
P
INS
FCR
位
-0=0
(先进先出 d
ISABLED
)
fcr b
它
-0=1 (先进先出 e
NABLED
)
fcr 位-3 = 0
(dma 模式 无能)
fcr 位-3 = 1
(dma 模式 使能)
rxrdy# 一个/b
0 = 1 字节.
1 = 非 数据.
0 = 在 least 1 字节 在 先进先出
1 = 先进先出 empty.
1 至 0 转变 当 先进先出 reaches 这 触发
水平的, 或者 timeout occurs.
0 至 1 转变 当 先进先出 empties.
txrdy# 一个/b
0 = thr empty.
1 = 字节 在 thr.
0 = 先进先出 empty.
1 = 在 least 1 字节 在 先进先出.
0 = 先进先出 有 在 least 1 empty location.
1 = 先进先出 是 全部.
T
能
3: inta
和
intb p
INS
O
PERATION
为
T
RANSMITTER
fcr b
它
-0 = 0
(先进先出 d
ISABLED
)
fcr b
它
-0 = 1
(先进先出 e
NABLED
)
inta/b 管脚 0 = 一个 字节 在 thr
1 = thr empty
0 = 在 least 1 字节 在 先进先出
1 = 先进先出 empty
T
能
4: inta
和
intb p
在
O
PERATION
F
或者
R
ECEIVER
fcr b
它
-0 = 0
(先进先出 d
ISABLED
)
fcr b
它
-0 = 1
(先进先出 e
NABLED
)
inta/b 管脚 0 = 非 数据
1 = 1 字节
0 = 先进先出 在下 触发 水平的
1 = 先进先出 在之上 触发 水平的