2-8
Z80181
S
MART
一个
CCESS
C
ONTROLLER
SAC
™
Zilog
DS971800500
scc 信号
(持续)
管脚 名字 管脚 号码 输入/输出, 触发-状态 函数
TxD 54 输出, 起作用的 1
transmit 数据.
这个 输出 信号 transmits 串行 数据 在
标准 ttl 水平的.
/dtr//req 55 输出, 起作用的 0
数据 终端 准备好/要求.
这个 输出 跟随 这
状态 编写程序 在 这 dtr 位. 它 能 也 是 使用 作
一般-目的 输出 或者 作 要求 线条 为 一个 dma
控制.
/rts 56 输出, 起作用的 0
要求 至 send.
当 这 rts 位 在 写 寄存器 5 是
设置, 这 /rts 信号 变得 低. 当 这 rts 位 是 重置 在
异步的 模式 和 自动 使能 是 在, 这 信号
变得 高 之后 这 传输者 是 empty. 在 同步的
模式 或者 在 异步的 模式, 和 自动 使能 止, 这
/rts 管脚 跟随 这 状态 的 这 rts 位. 这个 管脚 能 是
使用 作 一个 一般-目的 输出.
/cts 57 在, 起作用的 0
clear 至 send.
如果 这个 管脚 是 编写程序 作 自动 使能,
一个 “0” 在 这 输入 使能 这 传输者. 如果 不 pro-
grammed 作 自动 使能, 它 将 是 使用 作 一个 一般-
目的 输入. 这个 输入 是 施密特-触发 缓冲 至
accommodate 输入 和 慢 上升 时间. 这 scc de-
tects 脉冲 在 这个 输入 和 能 中断 这 cpu 在 两个都
逻辑 水平的 transitions.
/dcd 58 在, 起作用的 0
数据 运输车 发现.
这个 管脚 功能 作 接受者 使能
如果 它 是 编写程序 为 自动 使能. 否则, 它 将 是
使用 作 一个 一般-目的 输入. 这个 输入 是 施密特-
触发 缓冲 至 accommodate 慢 上升-时间 输入.
这 scc 发现 脉冲 在 这个 输入 和 能 中断 这
cpu 在 两个都 逻辑 水平的 transitions.