AD1845
–7–
rev. c
管脚 函数 描述
并行的 接口
管脚 名字 PLCC TQFP i/o 描述
CDRQ 12 7 O 俘获 数据 要求. 这 assertion 的 这个 信号 hi indicates 那 这 codec 有 一个 cap-
tured 音频的 样本 从 这 模数转换器 准备好 为 转移. 这个 信号 将 仍然是 asserted
直到 这 内部的 俘获 先进先出 是 empty.
CDAK
11 6 I 俘获 数据 acknowledge. 这 assertion 的 这个 起作用的 lo 信号 indicates 那 这
RD
循环 occurring 是 一个 dma 读 从 这 俘获 缓存区.
PDRQ 14 9 O playback 数据 要求. 这 assertion 的 这个 信号 hi indicates 那 这 codec 是 准备好
为 更多 dac playback 数据. 这 信号 将 仍然是 asserted 直到 这 内部的 playback
先进先出 是 全部.
PDAK
13 8 I playback 数据 acknowledge. 这 assertion 的 这个 起作用的 lo 信号 indicates 那 这
WR
循环 occurring 是 一个 dma 写 至 这 playback 缓存区.
adr1:0 9 &放大; 10 100 &放大; 1 I codec 地址. 这些 地址 管脚 是 asserted 用 这 codec 接口 逻辑 在 一个
控制 寄存器/pio 进入. 这 状态 的 这些 地址 线条 决定 这个 直接
寄存器 是 accessed.
RD
60 75 I 读 command strobe. 这个 起作用的 lo 信号 定义 一个 读 循环 从 这 codec. 这
循环 将 是 一个 读 从 这 控制/pio 寄存器, 或者 这 循环 可以 是 一个 读 从
这 codec’s dma 样本 寄存器.
WR
61 76 I 写 command strobe. 这个 起作用的 lo 信号 indicates 一个 写 循环 至 这 codec. 这
循环 将 是 一个 写 至 这 控制/pio 寄存器, 或者 这 循环 可以 是 一个 写 至 这
codec’s dma 样本 寄存器.
CS
59 74 I ad1845 碎片 选择. 这 codec 将 不 respond 至 任何 控制/pio 循环 accesses
除非 这个 起作用的 lo 信号 是 lo. 这个 信号 是 ignored 在 dma transfers.
data7:0 3–6 &放大; 84–87 &放大; i/o 数据 总线. 这些 管脚 转移 数据 和 控制 信息 在 这 codec 和
65–68 90–93 这 host.
DBEN
63 78 O 数据 总线 使能. 这个 管脚 使能 这 外部 总线 驱动器. 这个 信号 是 正常情况下 hi.
为 控制 寄存器/pio 循环,
DBEN
= (
WR
或者
RD
)
和
CS
为 dma 循环,
DBEN
= (
WR
或者
RD
)
和
(
PDAK
或者
CDAK
).
DBDIR 62 77 O 数据 总线 方向. 这个 管脚 控制 这 方向 的 这 数据 总线 transceiver. hi
使能 写 从 这 host 总线 至 这 ad1845; lo 使能 读 从 这 ad1845 至
这 host 总线. 这个 信号 是 正常情况下 hi.
为 控制 寄存器/pio 循环,
dbdir =
RD
和
CS
为 dma 循环,
dbdir =
RD
和
(
PDAK
或者
CDAK
).