5.15 7
商业的 温度
72801/72811/72821/72831/72841 双 cmos syncfifo
256 x 9, 512 x 9, 1024 x 9, 2048 x 9 和 4096 x 9
LDA WENA1
WCLKA
(1)
运作 在 先进先出 一个
LDB WENB1
WCLKB
(1)
运作 在 先进先出 b
0 0 empty 补偿 (lsb)
empty 补偿 (msb)
全部 补偿 (lsb)
全部 补偿 (msb)
0 1 非 运作
1 0 写 在 先进先出
1 1 非 运作
便条:
3034 drw 04
1. 这 一样 选择 sequence 应用 至 读 从 这 寄存器.
RENA1
和
RENA2
(
RENB1
和
RENB2
) 是 使能 和 读 是 每-
formed 在 这 低-至-高 转变 的 rclka (rclkb).
图示 3. 补偿 寄存器 formats 和 default 值 为 这 一个 和 b fifos
如果 先进先出 一个 (b) 是 配置 至 有 可编程序的 flags,
当 这
WENA1
(
WENB1
) 和 wena2/
LDA
(wenb2/
LDB
)
是 设置 低, 数据 在 这 da (db) 输入 是 写 在 这
empty (least 重大的 位) 补偿 寄存器 在 这 第一 低-
至-高 转变 的 这 wclka (wclkb). 数据 是 写
在 这 empty (大多数 重大的 位) 补偿 寄存器 在 这
第二 低-至-高 转变 的 wclka (wclkb), 在
这 全部 (least 重大的 位) 补偿 寄存器 在 这 第三
转变, 和 在 这 全部 (大多数 重大的 位) 补偿 寄存器
在 这 fourth 转变. 这 fifth 转变 的 wclka (wclkb)
又一次 写 至 这 empty (least 重大的 位) 补偿 寄存器.
不管怎样, writing 所有 补偿 寄存器 做 不 有 至 出现
在 一个 时间. 一个 或者 二 补偿 寄存器 能 是 写 和 然后
用 bringing
LDA
(
LDB
) 高, 先进先出 一个 (b) 是 returned 至 正常的
读/写 运作. 当
LDA
(
LDB
) 是 设置 低, 和
WENA1
(
WENB1
) 是 低, 这 next 补偿 寄存器 在 sequence 是
写.
这 内容 的 这 补偿 寄存器 能 是 读 在 这 qa
(qb) 输出 当 wena2/
LDA
(wenb2/
LDB
) 是 设置 低
和 两个都 读 使能
RENA1
,
RENA2
(
RENB1
,
RENB2
) 是
设置 低. 数据 能 是 读 在 这 低-至-高 转变 的
这 读 时钟 rclka (rclkb).
一个 读 和 写 应当 不 是 执行 同时发生地
至 这 补偿 寄存器.
图示 2. writing 至 补偿 寄存器 为 fifos 一个 和 b
87 0
empty 补偿 (lsb) reg.
default 值 007h
80
全部 补偿 (lsb) reg.
default 值 007h
7
80
empty 补偿 (lsb)
default 值 007h
80
全部 补偿 (lsb)
default 值 007h
72801 - 256 x 9 x 2
72811 - 512 x 9 x 2
7
7
80
(msb)
1
00
87 0
empty 补偿 (lsb) reg.
default 值 007h
80
全部 补偿 (lsb) reg.
default 值 007h
7
80
empty 补偿 (lsb)
default 值 007h
80
全部 补偿 (lsb)
default 值 007h
72831 - 2048 x 9 x 2 72841 - 4096 x 9 x 2
7
7
8080
(msb)
0000
2
(msb)
000
3
8080
(msb)
0000
2
(msb)
000
3
80
8
0
80
(msb)
1
0
87 0
empty 补偿 (lsb) reg.
default 值 007h
80
全部 补偿 (lsb) reg.
default 值 007h
7
72821 - 1024 x 9 x 2
80
(msb)
00
1
80
(msb)
00
1
3034 drw 05