6
X28HC64
硬件 数据 保护
这 x28hc64 提供 二 硬件 特性 那
保护 nonvolatile 数据 从 inadvertent 写.
• default v
CC
sense—all 写 功能 是 inhibited
当 v
CC
是
≤
3v 典型地.
• 写 inhibit—holding 也
OE
低,
我们
高, 或者
CE
高 将 阻止 一个 inadvertent 写 循环 在
电源-向上 和 电源-向下, 维持 数据 integrity.
软件 数据 保护
这 x28hc64 提供 一个 软件 控制 数据 protec-
tion 特性. 这 x28hc64 是 运输 从 xicor 和
这 软件 数据 保护 不 使能; 那 是, 这
设备 将 是 在 这 标准 运行 模式. 在 这个
模式 数据 应当 是 保护 在 电源-向上/-向下
行动 通过 这 使用 的 外部 电路. 这 host
将 然后 有 打开 读 和 写 进入 的 这
设备 once v
CC
是 稳固的.
这 x28hc64 能 是 automatically 保护 在
电源-向上 和 电源-向下 没有 这 需要 为 外部
电路 用 employing 这 软件 数据 保护 fea-
ture. 这 内部的 软件 数据 保护 电路 是
使能 之后 这 第一 写 运作 utilizing 这 软-
ware algorithm. 这个 电路 是 nonvolatile 和 将 仍然是
设置 为 这 生命 的 这 设备 除非 这 重置 command
是 issued.
once 这 软件 保护 是 使能, 这 x28hc64
是 也 保护 从 inadvertent 和 意外的 写
在 这 powered-向上 状态. 那 是, 这 软件 algorithm
必须 是 issued 较早的 至 writing 额外的 数据 至 这
设备.
软件 algorithm
selecting 这 软件 数据 保护 模式 需要
这 host 系统 至 precede 数据 写 行动 用 一个
序列 的 三 写 行动 至 三 明确的 ad-
dresses. 谈及 至 图示 6 和 7 为 这 sequence. 这
三-字节 sequence opens 这 页 写 window
enabling 这 host 至 写 从 一个 至 sixty-四 字节 的
数据. once 这 页 加载 循环 有 被 完成, 这
设备 将 automatically 是 returned 至 这 数据 pro-
tected 状态.