首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:785133
 
资料名称:ADSP-21991BST
 
文件大小: 589K
   
说明
 
介绍:
Mixed Signal DSP Co
 
 


: 点此下载
  浏览型号ADSP-21991BST的Datasheet PDF文件第3页
3
浏览型号ADSP-21991BST的Datasheet PDF文件第4页
4
浏览型号ADSP-21991BST的Datasheet PDF文件第5页
5
浏览型号ADSP-21991BST的Datasheet PDF文件第6页
6

7
浏览型号ADSP-21991BST的Datasheet PDF文件第8页
8
浏览型号ADSP-21991BST的Datasheet PDF文件第9页
9
浏览型号ADSP-21991BST的Datasheet PDF文件第10页
10
浏览型号ADSP-21991BST的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–7–rev. 0
adsp-21991
为 位置 传感器 反馈; 二 可调整的 频率 auxiliary
pwm 输出, 16 线条 的 数字的 i/o; 一个 16-位 看门狗 计时器;
三 一般-目的 计时器, 和 一个 中断 控制 那
manages 所有 附带的 中断. 最终, 这 adsp-21991
包含 一个 整体的 电源-在-reset (por) 电路 那 能 是
使用 至 发生 这 必需的 重置 信号 为 设备 电源-在.
这 adsp-21991 有 一个 外部 记忆 接口 那 是
shared 用 这 dsp 核心, 这 dm一个 控制, 和 dma 有能力
peripherals, 这个 包含 这 模数转换器, sport, 和 spi commu-
nication 端口. 这 外部 端口 组成 的 一个 16-位 数据 总线, 一个
20-位 地址 总线, 和 控制 信号. 这 数据 总线 是 config-
urable 至 提供 一个 8- 或者 16-位 接口 至 外部 记忆.
支持 为 文字 包装 lets the dsp 进入 16- 或者 24-位 words
从 外部 记忆 regardless 的 这 外部 数据 总线 宽度.
这 记忆 dma 控制 lets 这 adsp-21991 move 数据
和 说明 从 在 记忆 spaces: 内部的-至-
外部, 内部的-至-内部的, 和 外部-至- 外部. on-chip
peripherals 能 也 使用 这个 控制 为 dma transfers.
这 embedded adsp-219x 核心 能 respond 至 向上 至 seventeen
中断 在 任何 给 时间: 三 内部的 (堆栈, emulator
kernel, 和 电源-向下), 二 外部 (emulator 和 重置), 和
twelve 用户 定义 (peripherals) 中断. programmers assign
各自 的 这 32 附带的 interrupt requests 至 一个 的 这 12 用户
定义 中断. 这些 assignments 决定 这 priority 的
各自 附带的 为 中断 维护.
这 下列的 sections 提供 一个 函数的 overview 的 这
adsp-21991 peripherals.
串行 附带的 接口 (spi) 端口
这 串行 附带的 接口 (spi) 端口 提供 符合实际
为 一个 generic configurable 串行 端口 接口 为基础 在 这 spi
标准, 这个 使能s 这 dsp 至 communicate 和 多样的
spi 兼容 设备. 关键 特性 的 这 spi 端口 是:
接口 至 host 微控制器 或者 串行 可擦可编程只读存储器
主控 或者 从动装置 运作 (3-线 接口 miso, mosi,
sck)
数据 比率 至 hclk
4 (16-位 波特 比率 选择)
8- 或者 16-位 转移
可编程序的 时钟 阶段 和 极性
broadcast 模式 – 1 主控, 多样的 slaves
dma 能力 和 专心致志的 中断
pf0 能 是 使用 作 从动装置 选择 输入 线条
pf7–1 能 是 使用 作 external 从动装置 选择 输出
spi 是 一个 3 线 接口 consisting 的 2 数据 管脚 (mosi 和
miso), 一个 时钟 管脚 (sck), 和 一个 单独的 从动装置 选择 输入
(
SPISS
) 那 是 多路复用 和 the pf0 标记 io 线条 和 七
从动装置 选择 输出 (spisel1 至spisel7) 那 是 多路复用
和 这 pf1 至 pf7 标记 io 线条. 这
SPISS
输入 是 使用 至
选择 这 adsp-21991 作 一个 从动装置 至 一个 外部 主控. 这
spisel1 至 spisel7 输出 能 是 使用 用 这 adsp-21991
(行为 作 一个 主控) 至 选择/enable 向上 至 七 外部 slaves
在 一个 multi 设备 spi 配置. 在 一个 multimaster 或者 一个 multi-
设备 配置, 所有 mosi 管脚 是 系 一起, 所有 miso
管脚 是 系 一起, 和 所有 sck 管脚 是 系 一起.
在 transfers, 这 spi 端口 同时发生地 transmits 和
receives 用 serially shifting 数据 在 和 输出 在 这 串行 数据 线条.
这 串行 时钟 线条 synchronizes这 shifting 和 抽样 的
数据 在 这 串行 数据 线条.
在 主控 模式, 这 dsp 核心 执行 这 下列的 sequence
至 设置 向上 和 initiate spi transfers:
1. 使能 和 configures 这 spi 端口 运作 (数据 大小,
和 转移 format).
2. 选择 这 目标 spi 从动装置和 这 spiselx 输出 管脚
(reconfigured 可编程序的 标记 管脚).
3. 定义 一个 或者 更多 dma descriptors 在 页 0 的 i/o
记忆 空间 (optional 在 dma 模式 仅有的).
4. 使能 这 spi dma engine 和 specifies 转移
方向 (optional 在 dma 模式 仅有的).
5. 在 非 dma 模式 仅有的, 读 或者 写 这 spi 端口
receive 或者 transmit 数据 缓存区.
这 sck 线条 发生 这 编写程序 时钟 脉冲 为 simul-
taneously shifting 数据 输出 在mosi 和 shifting 数据 在 在
miso. 在 dma 模式 仅有的, transfers continue 直到 这 spi
dma 文字 计数 transitions 从 1 至 0.
在 从动装置 模式, 这 dsp 核心 performs 这 下列的 sequence 至
设置 向上 这 spi 端口 至 receive 数据 从 一个 主控 传输者:
1. 使能 和 configures 这 spi 从动装置 端口 至 相一致 这
运作 参数 设置 向上 在 这 主控 (数据 大小 和
转移 format) spi 传输者.
2. 定义 和 发生 一个 receive dma descriptor 在
0 的 记忆 空间 至 中断 在 这 终止 的 这
数据 转移 (optional 在 dma 模式 仅有的).
3. 使能 这 spi dma engine 为 一个 receive 进入
(optional 在 dma 模式 仅有的).
4. 开始 接到 这 数据 在 这 适合的 sck edges
之后 接到 一个 spi 碎片 选择 在 这
SPISS
输入 管脚
(reconfigured 可编程序的 标记 管脚) 从 一个 主控
在 dma 模式 仅有的, reception 持续 直到 这 spi dma
文字 计数 transitions 从 1 至 0. 这 dsp 核心 可以
continue, 用 queuing 向上 这 next dma descriptor.
一个 从动装置 模式 transmit 运作 是 类似的, 除了 这 dsp 核心
specifies 这 数据 缓存区 在 记忆空间 从 这个 至 transmit
数据, 发生 和 relinquishes控制 的 这 transmit dma
descriptor, 和 begins filling 这 spi 端口 数据 缓存区. 如果 这 spi
控制 是 不 准备好 在 时间 至 transmit, 它 能 transmit 一个 “zero”
文字.
dsp 串行 端口 (sport)
这 adsp-21991 包含 一个 完全 同步的 串行
端口 (sport) 为 串行 和multiprocessor communications.
这 sport 支持 这 下列的 特性:
双向的: 这 sport 有 独立 transmit 和
receive sections.
翻倍 缓冲: 这 sport 部分 (两个都 receive 和
transmit) 有 一个 数据 寄存器 为 transferring 数据 words
至 和 从 其它 部分 的 这 处理器 和 一个 寄存器 为
shifting 数据 在 或者 输出. 这 翻倍 buffering 提供
额外的 时间 至 维护 这 sport.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com