CY2305
CY2309
文档 #: 38-07140 rev. *c 页 3 的 13
ref. 输入 至 clka/clkb 延迟 vs. 加载 区别 在 clkout 和 clka/clkb 管脚
零 延迟 和 skew 控制
所有 输出 应当 是 uniformly 承载 至 达到 零 延迟
在 这 输入 和 输出. 自从 这 clkout 管脚 是 这
内部的 反馈 至 这 pll, 它的 相关的 加载 能 调整 这
输入-输出 延迟. 这个 是 显示 在 这 在之上 图表.
为 产品 需要 零 输入-输出 延迟, 所有 输出,
包含 clkout, 必须 是 equally 承载. 甚至 如果 clkout
是 不 使用, 它 必须 有 一个 电容的 加载, equal 至 那 在
其它 输出, 为 获得 零 输入-输出 延迟. 如果 输入 至
输出 延迟 adjustments 是 必需的, 使用 这 在之上 图表 至
计算 加载 differences 在 这 clkout 管脚 和
其它 输出.
为 零 输出-输出 skew, 是 确信 至 加载 所有 输出
equally. 为 更远 信息 谈及 至 这 应用 便条
entitled
“
cy2305 和 cy2309 作 pci 和 sdram 缓存区.
”