cy7c008v/009v
cy7c018v/019v
文档 #: 38-06044 rev. *b 页 6 的 18
切换 特性
在 这 运行 范围
[10]
参数 描述
cy7c008v/009v
cy7c018v/019v
单位
-15 -20 -25
最小值 最大值 最小值 最大值 最小值 最大值
读 循环
t
RC
读 循环 时间 15 20 25 ns
t
AA
地址 至 数据 有效的 152025ns
t
OHA
输出 支撑 从 地址 改变 3 3 3 ns
t
ACE
[11]
CE低 至 数据 有效的 15 20 25 ns
t
DOE
OE低 至 数据 有效的 101213ns
t
LZOE
[12, 13, 14]
OE低 至 低 z 3 3 3 ns
t
HZOE
[12, 13, 14]
OE高 至 高 z 10 12 15 ns
t
LZCE
[12, 13, 14]
CE低 至 低 z 3 3 3 ns
t
HZCE
[12, 13, 14]
CE高 至 高 z 10 12 15 ns
t
PU
[14]
CE低 至 电源-向上 0 0 0 ns
t
PD
[14]
CE高 至 电源-向下 15 20 25 ns
t
ABE
[11]
字节 使能 进入 时间 15 20 25 ns
写 循环
t
WC
写 循环 时间 15 20 25 ns
t
SCE
[11]
CE低 至 写 终止 12 16 20 ns
t
AW
地址 有效的 至 写 终止 12 16 20 ns
t
HA
地址 支撑 从 写 终止 0 0 0 ns
t
SA
[11]
地址 设置-向上 至 写 开始 0 0 0 ns
t
PWE
写 脉冲波 宽度 12 17 22 ns
t
SD
数据 设置-向上 至 写 终止 10 12 15 ns
t
HD
数据 支撑 从 写 终止 0 0 0 ns
t
HZWE
[13, 14]
r/w低 至 高 z 10 12 15 ns
t
LZWE
[13, 14]
r/w高 至 低 z 3 3 3 ns
t
WDD
[15]
写 脉冲波 至 数据 延迟 30 40 50 ns
t
DDD
[15]
写 数据 有效的 至 读 数据 有效的 25 30 35 ns
busy 定时
[16]
t
BLA
BUSY低 从 地址 相一致 15 20 20 ns
t
BHA
BUSY高 从 地址 mismatch 15 20 20 ns
t
BLC
BUSY低 从 ce低 152020ns
t
BHC
BUSY高 从 ce高 15 16 17 ns
t
PS
端口 设置-向上 为 priority 5 5 5 ns
t
WB
r/w高 之后 busy(从动装置) 0 0 0 ns
t
WH
r/w高 之后 busy高 (从动装置) 13 15 17 ns
t
BDD
[17]
BUSY高 至 数据 有效的 15 20 25 ns
注释:
10. 测试 情况 假设 信号 转变 时间 的 3 ns 或者 较少, 定时 涉及 水平 的 1.5v, 输入 脉冲波 水平 的 0 至 3.0v, 和 输出 加载 的 这 指定
I
OI
/i
OH
和 30-pf 加载 电容.
11. 至 进入 内存, ce
=l, ub=l, sem=h. 至 进入 semaphore, ce=h 和 sem=l. 也 情况 必须 是 有效的 为 这 全部 t
SCE
时间.
12. 在 任何 给 温度 和 电压 情况 为 任何 给 设备, t
HZCE
是 较少 比 t
LZCE
和 t
HZOE
是 较少 比 t
LZOE
.
13. 测试 情况 使用 是 加载 2.
14. 这个 参数 是 有保证的 用 设计, 但是 它 是 不 生产 测试.为 信息 在 端口-至-端口 延迟 通过 内存 cells 从 writing 端口 至 读
端口, 谈及 至 读 定时 和 busy 波形.
15. 为 信息 在 端口-至-端口 延迟 通过 内存 cells 从 writing 端口 至 读 端口, 谈及 至 读 定时 和 busy waveform.
16. 测试 情况 使用 是 加载 1.
17. t
BDD
是 一个 计算 参数 和 是 这 更好 的 t
WDD
–
t
PWE
(真实的) 或者 t
DDD
–
t
SD
(真实的).