首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:820017
 
资料名称:DS90C387VJD
 
文件大小: 526K
   
说明
 
介绍:
Dual Pixel LVDS Display Interface (LDI)-SVGA/QXGA
 
 


: 点此下载
 
1
浏览型号DS90C387VJD的Datasheet PDF文件第2页
2
浏览型号DS90C387VJD的Datasheet PDF文件第3页
3
浏览型号DS90C387VJD的Datasheet PDF文件第4页
4
浏览型号DS90C387VJD的Datasheet PDF文件第5页
5
浏览型号DS90C387VJD的Datasheet PDF文件第6页
6
浏览型号DS90C387VJD的Datasheet PDF文件第7页
7
浏览型号DS90C387VJD的Datasheet PDF文件第8页
8
浏览型号DS90C387VJD的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ds90c387/ds90cf388
Pixel LVDS 显示 接口 (ldi)-svga/qxga
一般 描述
ds90c387/ds90cf388 传输者/接受者 一双 de-
signed 支持 pixel 数据 传递 Host
Flat 嵌板 显示 向上 QXGA resolutions. trans-
mitter converts 48 (双 Pixel 24-位 颜色) cmos/ttl
数据 8 LVDS (低 电压 差别的 signalling) 数据
streams. 控制 信号 (vsync, hsync, DE
用户-定义 信号) sent blanking 间隔. 一个
最大 pixel 比率 112mhz, LVDS 数据 线条
672mbps, 供应 一个 总的 throughput 5.38gbps (672
Megabytes 第二). 其它 模式 sup-
ported. 24-位 颜色 数据 (单独的 pixel) clocked
传输者 一个 最大 比率 170mhz. 这个 模式,
传输者 提供 单独的-至-双 pixel 转换,
输出 LVDS 时钟 比率 85MHz 最大. 第三 模式
提供 inter-operability fpd-link 设备.
LDI chipset 改进 较早的 generations fpd-
Link 设备 提供 高等级的 带宽 支持 变长
缆索 驱动 areas 增强. 增加
带宽, 最大 pixel 时钟 比率 增加 112
(170) MHz 8 serialized LVDS 输出 提供.
缆索 驱动 增强 一个 用户 可选择的 前-
emphasis 特性 提供 额外的 输出 电流 dur-
ing transitions counteract 缆索 加载 影响. 直流 bal-
ancing 一个 循环-至-循环 基准, 提供 减少
ISI (inter-标识 干扰). 前-emphasis 直流
保持平衡, 一个 扭曲量 eye-模式 提供
接受者 终止 缆索. 一个 缆索 deskew 能力
增加 deskew cables 一双-至-一双 skew 向上
+/−1 LVDS 数据 时间 (向上 80 MHz 时钟 比率). 这些
增强 准许 cables 5+ 计量表 长度
驱动. 这个 chipset 一个 完美的 意思 solve EMI 缆索
大小 问题 高-决议 flat 嵌板 产品.
提供 一个 可依靠的 接口 为基础 LVDS 技术
delivers 带宽 需要 高-决议 嵌板
maximizing 时间, keeping 时钟 比率
减少 EMI 防护 (所需的)东西. 更多 详细信息,
谈及 “Applications Information” 部分 这个
数据手册.
特性
n
遵守 OpenLDI 规格 数字的 显示
接口
n
32.5 112/170mhz 时钟 支持 ds90c387, 40
112MHz 时钟 支持 DS90CF388
n
支持 SVGA 通过 QXGA 嵌板 resolutions
n
驱动 长, 费用 cables
n
向上 5.38gbps 带宽
n
前-emphasis 减少 缆索 加载 影响
n
直流 Balance 数据 传递 提供 传输者
减少 ISI 扭曲量
n
缆索 Deskew +/−1 LVDS 数据 时间 (向上 80
MHz 时钟 比率) 一双-至-一双 skew 接受者 输入;
intra-一双 skew 容忍 300ps
n
pixel architecture 支持 接口 GUI
定时 控制; optional 单独的 pixel 传输者 输入
支持 单独的 pixel GUI 接口
n
传输者 rejects 循环-至-循环 jitter
n
5V tolerant 数据 控制 输入 管脚
n
可编程序的 传输者 数据 控制 strobe 选择
(rising 或者 下落 边缘 strobe)
n
Backward 兼容 配置 选择 fpd-link
n
Optional 第二 LVDS 时钟 backward 兼容性
w/ fpd-link
n
支持 额外的 用户-定义 控制 信号
直流 保持平衡 模式
n
兼容 ansi/tia/eia-644-1995 LVDS 标准
触发-状态
®
一个 注册 商标 国家的 半导体 公司.
2004
ds90c387/ds90cf388 Pixel LVDS 显示 接口 (ldi)-svga/qxga
© 2004 国家的 半导体 公司 DS100073 www.国家的.com
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com