K6R4004V1D
cmos sram
初步的
rev 2.0
- 8 -
july 2004
注释
(写 循环)
1. 所有 写 循环 定时 是 关联 从 这 last 有效的 地址 至 这 第一 转变 地址.
2. 一个 写 occurs 在 这 overlap 的 一个 低 cs
和 我们. 一个 写 begins 在 这 最新的 转变 csgoing 低 和 我们going 低 ; 一个 写
ends 在 这 earliest 转变 cs
going 高 或者 我们going 高. t
WP
是 量过的 从 这 beginning 的 写 至 这 终止 的 写.
3. t
cw i
s 量过的 从 这 后来的 的 csgoing 低 至 终止 的 写.
4. t
作
是 量过的 从 这 地址 有效的 至 这 beginning 的 写.
5. t
WR
是 量过的 从 这 终止 的 写 至 这 地址 改变. t
WR
应用 在 情况 一个 写 ends 作 cs 或者 我们going 高.
6. 如果 oe
, cs和 我们是 在 这 读 模式 在 这个 时期, 这 i/o 管脚 是 在 这 输出 低-z 状态. 输入 的 opposite 阶段 的 这
输出 必须 不 是 应用 因为 总线 contention 能 出现.
7. 为 一般 i/o 产品, minimization 或者 除去 的 总线 contention 情况 是 需要 在 读 和 写 cycle.
8. 如果 cs
变得 低 同时发生地 和 我们going 或者 之后 我们going 低, 这 输出 仍然是 高 阻抗 状态.
9. dout 是 这 读 数据 的 这 新 地址.
10. 当 cs
是 低 : i/o 管脚 是 在 这 输出 状态. 这 输入 信号 在 这 opposite 阶段 leading 至 这 输出 应当 不 是 应用.
函数的 描述
* x 意思 don
′
t 小心.
CS 我们 OE 模式 i/o 管脚 供应 电流
H X X* 不 选择 高-z I
SB
, i
SB1
L H H 输出 使不能运转 高-z I
CC
L H L 读 D
输出
I
CC
LLX 写 D
在
I
CC