连接 图解
20101111
管脚(s) 应用 信息
VccDIG
VccVCO
VccBUF
VccPLL
因为 这 LMX2531 包含 内部的 regulators, 这 电源 供应 噪音 拒绝 是 非常 好的 和
电容 在 这个 管脚 是 不 核心的. 如果 desired, 电容 能 是 放置 在 这些 管脚 至 改进 这 噪音
拒绝. 推荐 值 是 从 打开 至 1 µf.
VregDIG 那里 是 不 really 任何 reason 至 使用 任何 其它 值 比 这 推荐 值.
VrefVCO
如果 这 VregVCO 电容 是 changed, 它 是 推荐 至 保持 这个 电容 在 1/100 和 1/1000 的
这 值 的 这 VregVCO 电容.
VregVCO
因为 这个 管脚 是 这 输出 的 一个 调整器, 那里 是 是 稳固 concerns 如果 那里 是 不 sufficient 序列
阻抗. 为 陶瓷的 电容 这 等效串联电阻 (相等的 序列 阻抗) 是 too 低, 和 它 推荐
那 一个 序列 阻抗 of1-3.3
Ω
是 需要. 如果 那里 是 insufficient 等效串联电阻, 然后 那里 将 是 降级 在
这 阶段 噪音, 特别 在 这 100 - 300 kHz 补偿. 推荐 值 是 从 1 µF 至 10 µf.
VregPLL1
VregPLL2
这 选择 的 这 电容 值 在 这个 管脚 involves 一个 trade-止 在 integer spurs 和 阶段 噪音 在 这
100 - 300 kHz 补偿 范围. 如果 too 更 序列 阻抗 是 在 这个 管脚, 这 spurs 在 far 补偿 将 是 severely
degraded. 如果 那里 是 too little, 这 阶段 噪音 将 是 degraded. 一个 470 nF 电容 在 序列 和 220 m
Ω
提供 最优的 spurs 和 一个 minimal 降级 在 阶段 噪音, 虽然 这些 最优的 值 将 是
设计 明确的.
CLK
数据
LE
自从 这 最大 电压 在 这些 管脚 是 较少 比 这 最小 Vcc 电压, 水平的 shifting 将 是
必需的, 如果 这 输出 电压 的 这 微控制器 是 too 高. 这个 能 是 accomplished 和 一个 resistive
分隔物.
CE
作 和 这 clk, 数据, 和 LE 管脚, 水平的 shifting 将 是 必需的 如果 这 输出 电压 的 这 微控制器
是 too 高. 一个 resistive 分隔物 是 或者 一个 序列 二极管 是 二 方法 至 accomplish 这个. 这 二极管 有 这
有利因素 那 非 电流 flows 通过 它 当 这 碎片 是 powered 向下.
ftest/ld 它 是 一个 选项 至 使用 这 锁 发现 信息 从 这个 管脚.
Fout
这个 是 这 高 频率 输出. 这个 needs 至 是 交流 结合, 和 相一致 将 也 是 必需的. 这
值 的 这 直流 blocking 电容 将 是 changed, 取决于 在 这 输出 频率.
CPout
Vtune
在 大多数 具体情况, 它 是 sufficient 至 短的 这些 一起. c1_lf, c2_lf, 和 r2_lf 是 使用 在 conjunction 和
这 内部的 循环 过滤 至 制造 一个 fourth 顺序 循环 过滤. 不管怎样, 这 用户 总是 有 这 选项 的 adding
额外的 柱子.
R2pLF
这个 是 这 fastlock 电阻, 这个 能 是 有用的 在 许多 具体情况, 自从 这 spurs 是 常常 更好的 和 低
承担 打气 电流, 和 这 内部的 循环 过滤 能 是 调整 在 fastlock.
OSCin 这个 是 这 结晶 振荡器 输入 管脚. 它 needs 至 是 交流 结合.
OSCin* 如果 这 设备 是 正在 驱动 单独的-结束, 这个 管脚 needs 至 是 shunted 至 地面 和 一个 电容.
LMX2531
www.国家的.com 4