管脚 描述
AVIN 和 PVIN
AVIN 和 PVIN 是 这 输入 供应 管脚 为 这 lp2994.
AVIN 是 使用 至 供应 所有 这 内部的 控制 电路系统. pvin,
不管怎样, 是 使用 exclusively 至 提供 这 栏杆 电压 为
这 输出 平台 使用 至 create V
TT
. 这些 管脚 有 这
能力 至 工作 止 独立的 供应 取决于 在 这
应用. 高等级的 电压 在 PVIN 将 增加 这 maxi-
mum 持续的 输出 电流 因为 的 输出 RDSON
限制 在 电压 关闭 至 V
TT
. 这 disadvantage 的 高
值 的 PVIN 是 那 这 内部的 电源 丧失 将 也
增加, thermally 限制的 这 设计. 为 sstl-2 applica-
tions, 一个 好的 compromise 将 是 至 连接 这 AVIN 和
PVIN 直接地 一起 在 2.5v. 这个 排除 这 需要 为
bypassing 这 二 供应 管脚 separately. 这 仅有的 限制
在 输入 电压 选择 是 那 PVIN 必须 是 equal 至 或者
更小的 比 avin.
V
DDQ
V
DDQ
是 这 输入 使用 至 create 这 内部的 涉及
电压 为 regulating V
TT
. 这 涉及 电压 是 gener-
ated 从 一个 电阻 分隔物 的 二 内部的 50k
Ω
电阻器.
这个 guarantees 那 V
TT
将 追踪 V
DDQ
/ 2 precisely. 这
最优的 implementation 的 V
DDQ
是 作 一个 偏远的 sense. 这个
能 是 达到 用 连接 V
DDQ
直接地 至 这 2.5v 栏杆
在 这 DIMM instead 的 AVIN 和 pvin. 这个 确保 那 这
涉及 电压 轨道 这 DDR 记忆 围栏 precisely
没有 一个 大 电压 漏出 从 这 电源 线条. 为
sstl-2 产品 V
DDQ
将 是 一个 2.5v 信号, 这个 将
create 一个 1.25v 末端 电压 在 V
TT
(看 电的
特性 表格 为 精确的 值 的 V
TT
在 tempera-
ture).
V
SENSE
这 目的 的 这 sense 管脚 是 至 提供 改进 偏远的
加载 规章制度. 在 大多数 motherboard 产品 这 termi-
nation 电阻器 将 连接 至 V
TT
在 一个 长 平面. 如果 这
输出 电压 是 管制 仅有的 在 这 输出 的 这
LP2994 然后 这 长 查出 将 导致 一个 重大的 IR 漏出
结果 在 一个 末端 电压 更小的 在 一个 终止 的 这 总线
比 这 其它. 这 V
SENSE
管脚 能 是 使用 至 改进 这个
效能, 用 连接 它 至 这 middle 的 这 总线. 这个
将 提供 一个 更好的 分发 横过 这 全部 末端
总线. 如果 偏远的 加载 规章制度 是 不 使用 然后 这 V
SENSE
管脚 必须 安静的 是 连接 至 V
TT
. 小心 应当 是 带去
当 一个 长 V
SENSE
查出 是 执行 在 关闭 proximity
至 这 记忆. 噪音 pickup 在 这 V
SENSE
查出 能 导致
问题 和 准确的 规章制度 的 V
TT
. 一个 小 0.1uf ce-
ramic 电容 放置 next 至 这 V
SENSE
管脚 能 帮助 过滤
任何 高 频率 信号 和 阻止 errors.
关闭
这 LP2994 包含 一个 起作用的 低 关闭 管脚 那 能 是
使用 至 触发-状态 vtt. 在 关闭 V
TT
应当 不 是
exposed 至 电压 那 超过 pvin. 和 这 关闭
管脚 asserted 低 这 安静的 电流 的 这 LP2994 将
漏出, 不管怎样, V
DDQ
将 总是 维持 它的 常量 im-
pedance 的 100k
Ω
为 generating 这 内部的 涉及.
因此 至 计算 这 总的 电源 丧失 在 关闭 两个都
电流 需要 至 是 考虑. 为 更多 信息 谈及
至 这 热的 消耗 部分. 这 关闭 管脚 也
有 一个 内部的 拉-向上 电流, 因此 至 转变 这 部分 在
这 关闭 管脚 能 也 是 连接 至 AVIN 或者 left
打开.
V
TT
V
TT
是 这 管制 输出 那 是 使用 至 terminate 这 总线
电阻器. 它 是 有能力 的 sinking 和 sourcing 电流 当
regulating 这 输出 precisely 至 V
DDQ
/ 2. 这 LP2994 是
设计 至 handle 顶峰 瞬时 电流 的 向上 至 +/- 3A
和 极好的 加载 规章制度. 这 最大 持续的
电流 是 一个 函数 的 AVIN 和 PVIN 和 一些 曲线
能 是 seen 在 这 典型 效能 特性 秒-
tion. 如果 一个 瞬时 是 预期的 至 last 在之上 这 最大
持续的 电流 比率 为 一个 重大的 数量 的 时间,
然后 这 大(量) 输出 电容 应当 是 sized 大 足够的
至 阻止 一个 过度的 电压 漏出. Despite 这 事实 那
这 LP2994 是 设计 至 handle 大 瞬时 输出
电流 它 是 不 有能力 的 处理 这些 为 长 durations
下面 所有 情况. 这 reason 为 这个 是 那 这 所以-8
包装 是 不 能 至 thermally dissipate 一个 极大的 数量
的 热温 作 一个 结果 的 内部的 电源 丧失. 如果 大 电流 是
必需的 为 变长 durations, 然后 小心 应当 是 带去 至
确保 那 这 最大 接合面 温度 是 不 ex-
ceeded. 恰当的 热的 de-比率 应当 总是 是 使用
(请 谈及 至 这
热的 消耗
部分).
组件 选择
输入 电容
这 LP2994 做 不 需要 一个 电容 为 输入 稳固,
但是 它 是 推荐 为 改进 效能 在
大 加载 过往旅客 至 阻止 这 输入 栏杆 从 dropping.
这 输入 电容 应当 是 located 作 关闭 作 可能 至
这 PVIN 管脚. 一些 recommendations exist 依赖 在
这 应用 必需的. 一个 典型 值 推荐 为 AL
electrolytic 电容 是 47uf. 陶瓷的 电容 能 也
是 使用, 一个 值 在 这 范围 的 10uF 和 X5R dielectric 或者
更好的 将 是 一个 完美的 选择. 这 输入 电容 能
是 减少 如果 这 LP2994 是 放置 关闭 至 这 大(量) capaci-
tance 从 这 输出 的 这 2.5v 直流-直流 转换器. 如果 这 二
供应 围栏 (avin 和 pvin) 是 separated 然后 这 47uF
电容 应当 是 放置 作 关闭 至 可能 至 这 PVIN
栏杆. 一个 额外的 0.1uf 陶瓷的 电容 能 是 放置 在
这 AVIN 栏杆 至 阻止 过度的 噪音 从 连接 在
这 设备.
输出 电容
这 LP2994 有 被 设计 至 是 insensitive 的 输出
电容 大小 或者 等效串联电阻 (相等的 序列 阻抗). 这个
准许 这 flexibility 至 使用 任何 电容 desired. 这 选择
为 输出 电容 将 是 决定 solely 在 这 applica-
tion 和 这 (所需的)东西 为 加载 瞬时 回馈 的 vtt.
作 一个 一般 推荐, 这 输出 电容 应当
是 sized 在之上 100uF 和 一个 低 等效串联电阻 为 SSTL 产品
和 ddr-sdram. 这 值 的 等效串联电阻 应当 是 决定
用 这 最大 电流 尖刺 预期的 和 这 程度 在
这个 这 输出 电压 是 允许 至 droop. 一些 capaci-
tor 选项 是 有 在 这 market 和 一个 few 的 这些
是 突出 在下:
AL - 它 应当 是 指出 那 许多 铝 electrolytics 仅有的
具体说明 阻抗 在 一个 频率 的 120hz, 这个 indicates
它们 有 poor 高 频率 效能. 仅有的 铝
electrolytics 那 有 一个 阻抗 指定 在 一个 高等级的
频率 (大概 100khz) 应当 是 使用 为 这
lp2994. 至 改进 这 等效串联电阻 一些 AL electrolytics 能 是
联合的 在 并行的 为 一个 整体的 减少. 一个 重要的
便条 至 是 知道 的 是 这 程度 在 这个 这 等效串联电阻 将
改变 在 温度. 铝 electrolytic 电容
能 有 它们的 等效串联电阻 迅速 增加 在 cold 温度.
陶瓷的 - 陶瓷的 电容 典型地 有 一个 低 capaci-
tance, 在 这 范围 的 10 至 100uF 范围, 但是 它们 有
极好的 交流 效能 为 bypassing 噪音 因为 的
非常 低 等效串联电阻 (典型地 较少 比 10mohm). 不管怎样, 一些
LP2994
www.国家的.com 8