6
LTC1064
PINFUNCTIONS
UUU
agnd (管脚 6):
相似物 地面. 当 这 ltc1064 oper-
ates 和 双 供应, 管脚 6 应当 是 系 至 系统
地面. 当 这 ltc1064 运作 和 一个 单独的 积极的
供应, 这 相似物 地面 管脚 应当 是 系 至 1/2 供应
和 它 应当 是 绕过 和 一个 1
µ
f 固体的 tantalum 在
并行的 和 一个 0.1
µ
f 陶瓷的 电容, 图示 1. 这
积极的 输入 的 所有 这 内部的 运算 放大器, 作 好 作 这
一般 涉及 的 所有 这 内部的 switches, 是 inter-
nally 系 至 这 相似物 地面 管脚. 因为 的 这个, 一个 非常
“clean” 地面 是 推荐.
50/100 (管脚 17):
用 tying 管脚 17 至 v
+
, 所有 过滤 sections
运作 和 一个 时钟-至-中心 频率 比率 内部
设置 在 50:1. 当 管脚 17 是 在 mid-供应, sections b 和
c 运作 和 (f
CLK
/f
O
) = 50:1 和 sections 一个 和 d
运作 在 100:1. 当 管脚 17 是 短接 至 这 负的
供应 管脚, 所有 过滤 sections 运作 和 (f
CLK
/f
O
) =
100:1.
V
+
, v
–
(管脚 7, 19):
电源 供应. 它们 应当 是
绕过 和 一个 0.1
µ
f 陶瓷的 电容. 低 噪音,
nonswitching 电源 供应 是 推荐. 这 de-
恶行 运作 和 一个 单独的 5v 供应 和 和 双
供应. 这 绝对 最大 运行 电源 供应
电压 是
±
8v.
clk (管脚 18):
时钟. 为
±
5v 供应 这 逻辑 门槛
水平的 是 1.4v. 为
±
8v 和 0v 至 5v 供应 这 逻辑
门槛 水平 是 2.2v 和 3v 各自. 这 逻辑
门槛 水平 相异
±
100mv 在 这 全部 军队 tem-
perature 范围. 这 推荐 职责 循环 的 这 输入
时钟 是 50%, 虽然 为 时钟 发生率 在下 500khz,
这 时钟 “on” 时间 能 是 作 低 作 200ns. 这 最大
时钟 频率 为
±
5v 供应 是 4mhz. 为
±
7V
供应 和 在之上, 这 最大 时钟 频率 是
7mhz.
图示 1. 单独的 供应 运作
24
23
22
21
20
19
18
17
16
15
14
13
1
2
3
4
5
6
7
8
9
10
11
12
V
–
CLK
50/100
AGND
V
+
ANALOG
GROUND
平面
便条:
管脚 5, 8, 20, 如果 不 使用, 应当 是 连接 至 管脚 6
时钟 input
V
+
= 15v, trip 电压 = 7v
V
+
= 10v, trip 电压 = 6.4v
V
+
= 5v, trip 电压 = 3v
至 digital
地面
V
+
LTC1064
0.1
µ
F
5k
1064 f01
5k
1
µ
F
+
v+/2