M48T86
4/23
ds (数据 strobe 输入).
这 ds 管脚 是 也 re-
ferred 至 作 读 (rd). 一个 下落 边缘 转变 在
这 数据 strobe (ds) 输入 使能 这 输出 dur-
ing 一个 一个 读 循环. 这个 是 非常 类似的 至 一个 输出
使能 (g
) 信号 在 其它 记忆 设备.
E
(碎片 使能 输入).
这 碎片 使能 管脚
必须 是 asserted 低 为 一个 总线 循环 在 这
m48t86 至 是 accessed. 总线 循环 这个 引领
放置 没有 asserting e
将 获得 这 地址
呈现, 但是 非 数据 进入 将 出现.
图示 4. 块 图解
AI01643
振荡器
bcd/二进制的
INCREMENT
E
/ 8 / 64 / 64
periodic 中断/正方形的 波 选择
正方形的 波
输出
电源
转变
和
写
保护
ad0-ad7
寄存器 一个,b,c,d
时钟 calendar,
和 alarm 内存
存储
寄存器
(114 字节)
时钟/
CALENDAR
更新
总线
接口
V
CC
V
BAT
V
CC
POK
DS
r/w
作
SQW
RST
IRQ
翻倍
缓冲
RCL
IRQ(中断 要求 输出).
这 irq管脚 是
一个 打开 流 输出 那 能 是 使用 作 一个 inter-
rupt 输入 至 一个 处理器. 这 irq
输出 仍然是
低 作 长 作 这 状态 位 造成 这 中断
是 呈现 和 这 相应的 中断-使能
位 是 设置. irq
returns 至 一个 高 阻抗 状态
whenever 寄存器 c 是 读. 这 rst
管脚 能
也 是 使用 至 clear pending 中断. 因为
这 irq
总线 是 一个 打开 流 输出, 它 需要 一个
外部 拉-向上 电阻 至 v
CC
.