5/23
M48T86
RST(重置 输入).
这 m48t86 是 重置 当
这 rst
输入 是 牵引的 低. 和 一个 有效的 v
CC
ap-
plied 和 一个 低 在 rst
, 这 下列的 events oc-
cur:
1. periodic 中断 使能 (pie) 位 是 cleared 至
一个 零. (寄存器 b; 位 6)
2. alarm 中断 使能 (aie) 位 是 cleared 至 一个
零.(寄存器 b; 位 5)
3. 更新 结束 中断 要求 (uf) 位 是
cleared 至 一个 零. (寄存器 c; 位 4)
4. 中断 要求 (irqf) 位 是 cleared 至 一个 零.
(寄存器 c 位 7)
5. periodic 中断 标记 (pf) 位 是 cleared 至 一个
零. (寄存器 c; 位 6)
6. 这 设备 是 不 accessible 直到 rst
是 re-
转变 高.
7. alarm 中断 标记 (af) 位 是 cleared 至 一个 零.
(寄存器 c; 位 5)
8. 这 irq
管脚 是 在 这 高 阻抗 状态.
9. 正方形的 波 输出 使能 (sqwe) 位 是
cleared 至 零. (寄存器 b; 位 3).
10.更新 结束 中断 使能 (uie) 是 cleared
至 一个 零. (寄存器 b; 位 4)
RCL
(内存 clear).
这 rcl管脚 是 使用 至 clear
所有 114 存储 字节, excluding 时钟 和 控制
寄存器, 的 这 排列 至 ff(十六进制) 值. 这 排列
将 是 cleared 当 这 rcl
管脚 是 使保持 低 为 在
least 100ms 和 这 振荡器 运动. 用法 的
这个 管脚 做 不 影响 电池 加载. 这个 函数
是 适用 仅有的 当 v
CC
是 应用.
r/w
(读/写 输入).
这 r/w管脚 是 使用
至 获得 数据 在 这 m48t86 和 提供 func-
tionality 类似的 至 w
在 其它 记忆 系统.
地址 编排
这 地址 编排 的 这 m48t86 是 显示 在 图-
ure 9. 它 组成 的 114 字节 的 用户 内存, 10
字节 的 内存 那 包含 这 rtc 时间, calendar
和 alarm 数据, 和 4 字节 这个 是 使用 为
控制 和 状态. 所有 字节 能 是 读 或者 写
至 除了 为 这 下列的:
1. 寄存器 c &放大; d 是 读-仅有的.
2. 位 7 的 寄存器 一个 是 读-仅有的.
这 内容 的 这 四 寄存器 一个, b, c, 和 d
是 描述 在 这 "寄存器" 部分.