首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:859654
 
资料名称:MAX5441ACUA
 
文件大小: 385K
   
说明
 
介绍:
+3V/+5V, Serial-Input, Voltage-Output, 16-Bit DACs
 
 


: 点此下载
  浏览型号MAX5441ACUA的Datasheet PDF文件第4页
4
浏览型号MAX5441ACUA的Datasheet PDF文件第5页
5
浏览型号MAX5441ACUA的Datasheet PDF文件第6页
6
浏览型号MAX5441ACUA的Datasheet PDF文件第7页
7

8
浏览型号MAX5441ACUA的Datasheet PDF文件第9页
9
浏览型号MAX5441ACUA的Datasheet PDF文件第10页
10
浏览型号MAX5441ACUA的Datasheet PDF文件第11页
11
浏览型号MAX5441ACUA的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MAX5441–MAX5444
+3v/+5v, 串行-输入,
电压-输出, 16-位 dacs
8 _______________________________________________________________________________________
至 一个 标准 r-2r ladder, 准许 unbuffered opera-
tion 在 中等-加载 产品.
这 max5442/max5444 提供 matched 双极 补偿
电阻器, 这个 连接 至 一个 外部 运算 放大 为 bipo-
lar 输出 swings (图示 2b).
数字的 接口
这 max5441
max5444 数字的 接口 是 一个 标准
3-线 连接 兼容 和 spi/qspi/
microwire 接口. 这 碎片-选择 输入 (
cs)
frames 这 串行 数据 加载 在 这 数据-输入 管脚
(din). 立即 下列的
CS
s 高-至-低 转变,
这 数据 是 shifted synchronously 和 latched 在 这
输入 寄存器 在 这 rising 边缘 的 这 串行 时钟 输入
(sclk). 之后 16 数据 位 有 被 承载 在 这
串行 输入 寄存器, 它 transfers 它的 内容 至 这 dac
获得 在
CS
s 低-至-高 转变 (图示 3). 便条 那
如果
CS
是 不 保持 低 在 这 全部 16 sclk 循环,
数据 将 是 corrupted. 在 这个 情况, 再装填 这 dac
获得 和 一个 新 16-位 文字.
clearing 这 dac
一个 20ns (最小值) 逻辑-低 脉冲波 在
CLR
asynchronously
clears 这 dac 缓存区 至 代号 0 在 这 max5441/
max5443 和 至 代号 32768 在 这 max5442/ max5444.
外部 涉及
这 max5441
max5444 运作 和 外部 电压
references 从 2v 至 v
DD
. 这 涉及 电压
确定 这 dac
s 全部-规模 输出 电压.
电源-在 重置
这 电源-在 重置 电路 sets 这 输出 的 这
max5441/max5443 至 代号 0 和 这 输出 的 这
max5442/max5444 至 代号 32768 当 v
DD
是 第一
应用. 这个 确保 那 unwanted dac 输出 volt-
ages 将 不 出现 立即 下列的 一个 系统
电源-向上, 此类 作 之后 一个 丧失 的 电源.
产品 信息
涉及 和 地面 输入
这 max5441
max5444 运作 和 外部 电压
references 从 2v 至 v
DD
, 和 维持 16-位 perfor-
mance 如果 确实 指导原则 是 followed 当 selecting
和 应用 这 涉及. ideally, 这 涉及
s
温度 系数 应当 是 较少 比
0.1ppm/
°
c 至 维持 16-位 精度 至 在里面 1lsb
在 这 -40
°
c 至 +85
°
c 扩展 温度 范围.
自从 这个 转换器 是 设计 作 一个 inverted r-2r volt-
age-模式 dac, 这 输入 阻抗 seen 用 这 电压
涉及 是 代号-依赖. 在 单极的 模式, 这
worst-情况 输入-阻抗 变化 是 从 11.5k
(在
代号 8555hex) 至 200k
(在 代号 0000hex). 这 maxi-
mum 改变 在 加载 电流 为 一个 2.5v 涉及 是 2.5v /
11.5k
= 217µa; 因此, 这 必需的 加载 规章制度
是 7ppm/毫安 为 一个 最大 错误 的 0.1lsb. 这个 implies
一个 涉及 输出 阻抗 的 较少 比 18m
. 在
增加, 这 阻抗 的 这 信号 path 从 这 volt-
age 涉及 至 这 涉及 输入 必须 是 保持 低
因为 它 contributes 直接地 至 这 加载-规章制度
错误.
这 必要条件 为 一个 低-阻抗 电压 涉及
是 符合 和 电容 bypassing 在 这 涉及 输入
和 地面. 一个 0.1µf 陶瓷的 电容 和 短的 leads
在 ref 和 地 提供 高-频率
bypassing. 一个 表面-挂载 陶瓷的 碎片 电容 是
preferred 因为 它 有 这 最低 电感. 一个
; ; ;;
CS
SCLK
DIN
MSB LSB
D15 D8 D7 D6 D5 D4 D3 D2 D1 D0
sub-位
DAC
UPDATED
D14 D13 D12 D11 D10 D9
图示 3. max5441–max5444 3-线 接口 定时 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com