max7219/max7221
serially 连接, 8-数字 led 显示 驱动器
_______________________________________________________________________________________ 5
______________________________________________________________管脚 描述
_________________________________________________________函数的 图解
名字 函数
1 DIN 串行-数据 输入. 数据 是 承载 在 这 内部的 16-位 变换 寄存器 在 clk’s rising edge.
2, 3, 5–8,
10, 11
dig 0–dig 7
第八-数字 驱动 线条 那 下沉 电流 从 这 显示 一般 cathode. 这 max7219 pulls
这 数字 输出 至 v+ 当 转变 止. 这 max7221’s 数字 驱动器 是 高-阻抗 当
转变 止.
管脚
4, 9 地 地面 (两个都 地 管脚 必须 是 连接)
12
加载
(max7219)
18 ISET
连接 至 v
DD
通过 一个 电阻 (r
设置
) 至 设置 这 顶峰 段 电流 (谈及 至
Selecting
R
设置
电阻
部分).
14–17,
20–23
seg a–seg g,
DP
13 CLK
CS
(max7221)
24 DOUT
串行-数据 输出. 这 数据 在 din 是 有效的 在 dout 16.5 时钟 循环 后来的. 这个 管脚 是 使用
至 daisy-chain 一些 max7219/max7221’s 和 是 从不 高-阻抗.
19 V+ 积极的 供应 电压. 连接 至 +5v.
( ) max7221 仅有的
V+
8
8
8
8
4
R
设置
加载 (cs)
DIN DOUT
CLK
(msb)(lsb)
D0
seg a–seg g, dp
dig 0–dig 7
关闭 寄存器
模式 寄存器
强烈 寄存器
scan-限制 寄存器
显示-测试 寄存器
强烈
脉冲波-
宽度
MODULATOR
MULTIPLEX
SCAN
电路系统
地址
寄存器
解码器
8x8
双-端口
SRAM
8
D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 D11 D12
数字 驱动器
D13 D14 D15
代号 b
只读存储器 和
绕过
段
电流
涉及
段 驱动器
加载-数据 输入. 这 last 16 位 的 串行 数据 是 latched 在 加载’s rising 边缘.
碎片-选择 输入. 串行 数据 是 承载 在 这 变换 寄存器 当
CS
是 低. 这 last 16 位 的
串行 数据 是 latched 在
CS
’s rising 边缘.
串行-时钟 输入. 10mhz 最大 比率. 在 clk’s rising edge, 数据 是 shifted 在 这 inter-
nal 变换 寄存器. 在 clk’s 下落 边缘, 数据 是 clocked 输出 的 dout. 在 这 max7221, 这
clk 输入 是 起作用的 仅有的 当
CS
是 低.
七 段 驱动 和 decimal 要点 驱动 那 源 电流 至 这 显示. 在 这
max7219, 当 一个 段 驱动器 是 转变 止 它 是 牵引的 至 地. 这 max7221 段 dri-
vers 是 高-阻抗 当 转变 止.