首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:863655
 
资料名称:MC10319DW
 
文件大小: 338K
   
说明
 
介绍:
High Speed8-Bit Analog-to-Digital Converter
 
 


: 点此下载
  浏览型号MC10319DW的Datasheet PDF文件第1页
1
浏览型号MC10319DW的Datasheet PDF文件第2页
2
浏览型号MC10319DW的Datasheet PDF文件第3页
3

4
浏览型号MC10319DW的Datasheet PDF文件第5页
5
浏览型号MC10319DW的Datasheet PDF文件第6页
6
浏览型号MC10319DW的Datasheet PDF文件第7页
7
浏览型号MC10319DW的Datasheet PDF文件第8页
8
浏览型号MC10319DW的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MC10319
4
motorola 相似物 ic 设备 数据
定时 特性
(t
一个
= 25
°
c, v
CC
= + 5.0 v, v
EE
= – 5.2 v, v
RT
= + 1.0 v, v
RB
= – 1.0 v,
看 系统 定时 图解, 图示 1.)
典型的
标识 最小值 Typ 最大值 单位
输入
最小值 时钟 脉冲波 宽度 – 高 t
CKH
5.0 ns
最小值 时钟 脉冲波 宽度 – 低 t
CKL
15 ns
最大值 时钟 上升, 下降 时间 t
r,f
100 ns
时钟 频率 f
CLK
0 30 25 MHz
输出
新 数据 有效的 从 时钟 低 t
CKDV
19 ns
aperture 延迟 t
AD
4.0 ns
支撑 时间 t
H
6.0 ns
数据 高 至 3–state 从 使能 low* t
EHZ
27 ns
数据 高 至 3–state 从 使能High* t
EHZ
32 ns
数据 低 至 3–state 从 使能High* t
ELZ
18 ns
有效的 数据 从 使能 高 (管脚 20 = 0 v)* t
EDV
15 ns
有效的 数据 从 使能低 (管脚 19 = 5.0 v)* t
EDV
16 ns
输出 转变 time* (10% 至 90%) t
tr
8.0 ns
*see 图示 2 为 输出 加载.
管脚 函数 描述
Fi
管脚
Dii函数
p 后缀
dw 后缀
描述
V
RM
1 1 这 中点 的 这 涉及 电阻 ladder. bypassing 能 是 完毕 在 这个 要点 至
改进 效能 在 高 发生率.
2, 12
16, 22
2, 13, 17
18, 25, 26
数字的 地面. 这 管脚 应当 是 连接 直接地 一起, 和 通过 一个 低
阻抗 path 至 这 电源 供应.
OVR 3 3 overrange 输出. indicates v
是 更多 积极的 比 v
RT
1/2 lsb. 这个 输出 做
不 有 3–state 能力.
D7–D0 4 至 10, 21 4 至 10, 24 数字的 输出. d7 (管脚 4) 是 这 msb. d
(管脚 21 或者 24) 是 这 lsb. ls–ttl
兼容 和 3–state 能力.
V
cc(d)
11, 17 11, 12
19, 20
电源 供应 为 这 数字的 部分. + 5.0 v,
±
10% 必需的. 涉及 至 数字的
地面.
V
EE
13 14 负的 电源 供应. nominally – 5.2 v, 它 能 范围 从 – 3.0 至 – 6.0 v, 和 必须
是 更多 负的 比 v
RB
u
1.3 v. 涉及 至 相似物 地面.
V
14 15 信号 电压 输入. 这个 电压 是 对照的 至 这 涉及 至 发生 一个 数字的
相等的. 输入 阻抗 是 nominally 16 至 33k 在 并行的 和 36 pf.
V
cc(一个)
15 16 电源 供应 为 这 相似物 部分. + 5.0
v,
±
10% 必需的. 涉及 至 相似物
地面.
CLK 18 21 时钟 输入. ttl 兼容.
EN 19 22
一个 逻辑 0 puts 这 输出 在 一个 3–state 模式.
EN 20 23 使能 输入. ttl 兼容, 一个 逻辑 0 (和 en 在 一个 逻辑 1) 使能 这 数据 outputs.
一个 逻辑 1 puts 这 输出 在 一个 3–state 模式.
V
RB
23 27 这 bottom (大多数 负的 要点) 的 这 内部的 涉及 电阻 ladder.
V
RT
24 28 这 顶 (大多数 积极的 要点) 的 这 内部的 涉及 电阻 ladder.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com