motorola cmos 逻辑 数据
7
MC14538B
retrigger 运作
这mc14538b 是 retriggered 如果 一个 有效的 触发 occurs
➂
fol-
lowed用 另一 有效的 触发
➃
在之前 这 q 输出 有
returned至 这 安静的 (零) 状态. 任何 retrigger, 之后 这
定时node电压 在 管脚 2 或者 14 有 begun 至 上升 从
V
ref 1
,但是 有 不 还 reachedV
ref 2
, 将 导致 一个 增加
在输出 脉冲波 宽度 t. 当 一个 有效的 retrigger 是 initiated
➃
,
这voltage 一个t c
X
/R
X
will 一个gain drop to v
ref1
before
progressingalong 这 rc charging 曲线 对着 v
DD
. 这Q
输出将 仍然是 高 直到 时间 t, 之后 这 last 有效的 retrig-
ger.
重置 运作
这 mc14538b 将 是 重置 在 这 一代 的 这
输出脉冲波. 在 这 重置 模式 的 运作, 一个 输入 脉冲波
在 重置
sets 这 重置 获得 和 导致 这 电容 至 是
快charged 至 v
DD
用 turning 在晶体管 p1
➄
. 当 这
电压在 这 电容 reaches v
ref
2
, 这 重置 获得将
clear, 和 将 然后 是 准备好 至 接受 另一 脉冲波. 它 这
重置
输入 是 使保持 低, 任何 触发 输入 那 出现 将 是
inhibited 和 这 q 和 q
输出 的 这 输出 获得 将 不
改变.自从 这 q 输出 是 重置 当 一个 输入低 水平的 是
发现在 这 重置
输入, 这 输出 脉冲波 t 能 是制造
significantlyshorter 比 这 最小 脉冲波 宽度 specifi-
cation.
power–down 仔细考虑
大电容 值 能 导致 问题 预定的 至 这
大数量 的 活力 贮存. 当一个 系统 containing
这mc14538b 是 powered 向下, 这 电容 电压 将
释放 从 v
DD
通过 这 标准 保护 二极管
在管脚 2 或者 14. 电流 通过 这 保护 二极管 应当
是限制 至 10 毫安 和 因此 这 释放 时间 的 这
V
DD
供应 必须 不 是 faster 比 (V
DD
). (c)/(10 毫安). 为
例子,如果 v
DD
= 10 v 和 c
X
= 10
µ
F, 这 v
DD
供应
应当释放 非 faster 比 (10 v) x (10
µ
f)/(10 毫安) =
10 ms.这个 是 正常情况下 不一个 问题 自从 电源 供应
是 heavily filtered 和 不能 释放 在 这个 比率.
当 一个 更多 迅速 decrease 的 v
DD
至 零 伏特 occurs,
这 mc14538b 能 支持 损坏. 至 避免 这个 possibility
使用 一个 外部 夹紧 二极管, d
X
, 连接 作 显示 在
图. 11.
图示 11. 使用 的 一个 二极管 至 限制
电源 向下 电流 surge
管脚 分派
13
14
15
16
9
10
11
125
4
3
2
1
8
7
6
一个
B
重置
B
C
X
/r
X
B
V
SS
V
DD
Q
B
Q
B
B
B
一个
一个
重置
一个
C
X
/r
X
一个
V
SS
V
SS
Q
一个
Q
一个
B
一个
V
SS
D
x
V
DD
V
DD
R
x
C
x
Q
Q
重置