1997 Apr 15 9
飞利浦 半导体 产品 规格
低 电压 8-位 微控制器 和
UART
p80cl31; p80cl51
7.2 管脚 描述
表格 1
管脚 描述 为 dip40 (sot190-1), vso40 (sot319-2) 和 qfp44 (sot307-2) 包装
为 更多 extensive 描述 的 这 端口 管脚 看 chapter 10 “i/o facilities”.
标识
管脚
描述
DIP40
VSO40
QFP44
p1.0/
INT2 1 40
•
端口 1
: 8-位 双向的 i/o 端口 (p1.0 至 p1.7). 端口 管脚 那 有
逻辑 1s 写 至 它们 是 牵引的 高 用 内部的 拉-ups, 和 在 这个
状态 能 是 使用 作 输入. 作 输入, 端口 1 管脚 那 是 externally
牵引的 低 将 源 电流 (i
IL
, 看 chapter 21) 预定的 至 这 内部的
拉-ups. 端口 1 输出 缓存区 能 下沉/源 4 ls ttl 负载.
•
alternative 功能:
– int2 至 int9 是 外部 中断 输入.
p1.1/
INT3 2 41
p1.2/
INT4 3 42
p1.3/
INT5 4 43
p1.4/
INT6 5 44
p1.5/
INT7 6 1
p1.6/
INT8 7 2
p1.7/
INT9 8 3
RST 9 4
重置
: 一个 高 水平的 在 这个 管脚 为 二 机器 循环 当 这 振荡器
是 运动 resets 这 设备.
p3.0/rxd/数据 10 5
•
端口 3:
8-位 双向的 i/o 端口 (p3.0 至 p3.7).
一样 特性 作 端口 1.
•
alternative 功能:
– rxd/数据 是 这 串行 端口 接受者 数据 输入 (异步的) 或者 数据
输入/输出 (同步的)
– txd/时钟 是 这 串行 端口 接受者 数据 输出 (异步的) 或者
时钟 输出 (同步的)
–
int0 和 int1 是 外部 中断 0 和 1
– t0 和 t1 是 外部 输入 为 计时器 0 和 1
– wr 是 这 外部 数据 记忆 写 strobe
– rd 是 这 外部 数据 记忆 读 strobe.
p3.1/txd/时钟 11 7
p3.2/int0 12 8
p3.3/
INT1 13 9
p3.4/t0 14 10
p3.5/t1 15 11
p3.6/
WR 16 12
p3.7/
RD 17 13
XTAL2 18 14
结晶 振荡器 输出
: 输出 的 这 反相的 amplifier 的 这 振荡器.
left 打开 当 外部 时钟 是 使用.
XTAL1 19 15
结晶 振荡器 输入
: 输入 至 这 反相的 amplifier 的 这 振荡器,
也 这 输入 为 一个 externally 发生 时钟 源.
V
SS
20 16 地面: 电路 地面 潜在的.
p2.0 至 p2.7
A8 至 A15
21 至 28 18 至 25
•
端口 2
: 8-位 双向的 i/o 端口 (p2.0 至 p2.7) 和 内部的 拉-ups.
一样 特性 作 端口 1.
•
高-顺序 寻址
: 端口 2 emits 这 高-顺序 地址 字节
(a8 至 a15) 在 accesses 至 外部 记忆 那 使用 16-位
地址 (movx @dptr). 在 这个 应用 它 使用 这 强 内部的
拉-ups 当 发出 逻辑 1s. 在 accesses 至 外部 记忆 那
使用 8-位 地址 (movx @ri), 端口 2 emits 这 内容 的 这 p2
特定的 函数 寄存器.
PSEN 29 26
程序 store 使能
. 输出 读 strobe 至 外部 程序 记忆.
当 executing 代号 输出 的 外部 程序 记忆, psen 是 使活动
两次 各自 机器 循环. 不管怎样, 在 各自 进入 至 外部 数据
记忆 二 psen activations 是 skipped.