R
xc9500 在-系统 可编程序的 cpld 家族
14 九月 15, 1999 (版本 5.0)
图示 15: 详细地 定时 模型
电源-向上 特性
这 xc9500 设备 是 好 behaved 下面 所有 运行
情况. 在 电源-向上 各自 xc9500 设备 雇用
内部的 电路系统 这个 keeps 这 设备 在 这 安静的
状态 直到 这 v
CCINT
供应 电压 是 在 一个 safe 水平的
(大概 3.8 v). 在 这个 时间, 所有 设备 管脚 和
jtag 管脚 是 无能 和 所有 设备 输出 是 无能
和 这 iob 拉-向上 电阻器 (~ 10k ohms) 使能, 作
显示 在表格 5. 当 这 供应 电压 reaches 一个 safe
水平的, 所有 用户 寄存器 变为 initialized (典型地 在里面
100
µ
s 为 9536 - 95144, 200
µ
s 为 95216 和 300
µ
s 为
95288), 和 这 设备 是 立即 有 为 opera-
tion, 作 显示 在图示 16.
Combinatorial
逻辑
传播 延迟 = t
PD
(一个)
Combinatorial
逻辑
建制 时间 = t
SU
t
SU
t
PSU
t
PCO
t
CO
时钟 至 输出 时间 = t
CO
(b)
d/t Q
Combinatorial
逻辑
内部的 系统 循环 时间 = t
系统
(d)
d/t Q
Combinatorial
逻辑
Combinatorial
逻辑
传播 延迟 = t
PD
+
t
FBK
和 反馈
(f)
Combinatorial
逻辑
Combinatorial
逻辑
所有 resources 在里面 fb 使用 local 反馈
建制
时间
内部的 循环 时间 = t
CNT
(e)
d/t Q
Combinatorial
逻辑
建制 时间 = t
PSU
时钟 至 输出 时间 = t
PCO
(c)
p-期 时钟
Path
d/t Q
图示 14: 基本 定时 模型
S*t
PTA
t
PTSR
t
PDI
t
SUI
t
HI
t
COI
t
AOI
t
RAI
d/t Q
SR
>
t
在
t
GCK
t
GSR
t
GTS
t
LOGILP
t
LOGI
t
PTCK
t
PTTS
t
LF
t
输出
t
回转
t
EN
t
F
管脚 反馈