首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:901202
 
资料名称:XC5210
 
文件大小: 434K
   
说明
 
介绍:
Logic Cell Array Family
 
 


: 点此下载
  浏览型号XC5210的Datasheet PDF文件第7页
7
浏览型号XC5210的Datasheet PDF文件第8页
8
浏览型号XC5210的Datasheet PDF文件第9页
9
浏览型号XC5210的Datasheet PDF文件第10页
10

11
浏览型号XC5210的Datasheet PDF文件第12页
12
浏览型号XC5210的Datasheet PDF文件第13页
13
浏览型号XC5210的Datasheet PDF文件第14页
14
浏览型号XC5210的Datasheet PDF文件第15页
15
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
R
十一月 5, 1998 (版本 5.2) 7-93
xc5200 序列 地方 可编程序的 门 arrays
7
至 vcc. 这 configurable 拉-向下 电阻 是 一个 n-频道
这 值 的 这些 电阻器 是 20 k
Ω −
100 k
. 这个 高
值 制造 它们 unsuitable 作 连线的-和 拉-向上 resis-
tors.
这 拉-向上 电阻器 为 大多数 用户-可编程序的 iobs 是
起作用的 在 这 配置 处理. 看表格 13 在
页 124为 一个 列表 的 管脚 和 拉-ups 起作用的 在之前 和
在 配置.
之后 配置, 电压 水平 的 unused 焊盘, 绑定
或者 unbonded, 必须 是 有效的 逻辑 水平, 至 减少 噪音
敏锐的 和 避免 excess 电流. 因此, 用 default,
unused 焊盘 是 配置 和 这 内部的 拉-向上 resis-
tor 起作用的. alternatively, 它们 能 是 individually 配置
和 这 拉-向下 电阻, 或者 作 一个 驱动 输出, 或者 至 是
驱动 用 一个 外部 源. 至 活动 这 内部的
拉-向上, 连结 这 pullup 库 组件 至 这 网
连结 至 这 垫子. 至 活动 这 内部的 拉-向下,
连结 这 pulldown 库 组件 至 这 网
连结 至 这 垫子.
jtag 支持
embedded 逻辑 连结 至 这 iobs 包含 测试 struc-
tures 兼容 和 ieee 标准 1149.1 为 boundary
scan 测试, simplifying 板-水平的 测试. 更多 informa-
tion 是 提供 在
“boundary scan” 在 页 98.
振荡器
xc5200 设备 包含 一个 内部的 振荡器. 这个 oscilla-
tor 是 使用 至 时钟 这 电源-在 时间-输出, clear configura-
tion 记忆, 和 源 cclk 在 主控 配置
模式. 这 振荡器 runs 在 一个 名义上的 12 mhz 频率
那 varies 和 处理, vcc, 和 温度. 这 输出
cclk 频率 是 可选择的 作 1 mhz (default), 6 mhz,
或者 12 mhz.
这 xc5200 振荡器 divides 这 内部的 12-mhz 时钟 或者
一个 用户 时钟. 这 用户 然后 有 这 选择 的 dividing 用 4,
16, 64, 或者 256 为 这 “osc1” 输出 和 dividing 用 2, 8,
32, 128, 1024, 4096, 16384, 或者 65536 为 这 “osc2” out-
放. 这 分隔 是 指定 通过 一个 “dividen_用=x”
attribute 在 这 标识, 在哪里 n=1 为 osc1, 或者 n=2 为
osc2. 这些 发生率 能 相异 用 作 更 作 -50% 或者
+ 50%.
这 osc5 macro 是 使用 在哪里 一个 内部的 振荡器 是
必需的. 这 ck_div macro 是 适用 当 一个 用户
时钟 输入 是 指定 (看图示 13).
versablock routing
这 一般 routing 矩阵变换 (grm) connects 至 这
对抗-块 通过 24 双向的 端口 (m0-m23). excluding
直接 连接, global nets, 和 3-statable longlines,
所有 versablock 输入 和 输出 连接 至 这 grm 通过
这些 24 端口. 四 3-statable unidirectional 信号
(tq0-tq3) 驱动 输出 的 这 versablock 直接地 面向 这
horizontal 和 vertical longlines. 二 horizontal global
nets 和 二 vertical global nets 连接 直接地 至 每
clb 时钟 管脚; 它们 能 连接 至 其它 clb 输入 通过 这
grm. 各自 clb 也 有 四 unidirectional 直接 con-
nects 至 各自 的 它的 四 neighboring clbs. 这些 直接
connects 能 也 喂养 直接地 后面的 至 这 clb (看
图示 14).
在 增加, 各自 clb 有 16 直接 输入, 四 直接 con-
nections 从 各自 的 这 neighboring clbs. 这些 直接
连接 提供 高-速 local routing 那
bypasses 这 grm.
local interconnect 矩阵变换
这 local interconnect 矩阵变换 (lim) 是 建造 从 输入 和
输出 multiplexers. 这 13 clb 输出 (12 lc 输出
加 一个 v
cc
/地 信号) 连接 至 这 第八 versablock
输出 通过 这 输出 multiplexers, 这个 组成 的 第八
全部地 populated 13-至-1 multiplexers. 的 这 第八
versablock 输出, 四 信号 驱动 各自 neighboring
clb 直接地, 和 提供 一个 直接 反馈 path 至 这 输入
multiplexers. 四 remaining 多路调制器 输出 能
驱动 这 grm 通过 四 tbufs (tq0-tq3). 所有 第八
多路调制器 输出 能 连接 至 这 grm 通过 这
双向的 m0-m23 信号. 所有 第八 信号 也 连接
至 这 输入 multiplexers 和 是 潜在的 输入 至 那
clb.
OSCS
ck_div
OSC1
OSC1
OSC2
OSC2
5200_14
图示 13: xc5200 振荡器 macros
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com